ds2148/q48
20 的 75
循环 后面的 控制 在 硬件 模式
表格 4-5
loopback 标识 控制 位 loop1 LOOP0
偏远的 循环 后面的 RLB ccr6.6 1 1
local 循环 后面的 LLB ccr6.7 1 0
相似物 循环 后面的 ALB ccr6.4 0 1
非 循环 后面的 – – 0 0
transmit 数据 控制 在 硬件 模式
表格 4-6
transmit 数据 标识 控制 位 TX1 TX0
transmit unframed 所有 ones TUA1 ccr3.7 1 1
transmit alternating ones 和
Zeros
taoz ccr3.5 1 0
transmit prbs
TPRBSE
ccr3.4
0 1
tpos 和 tneg – – 0 0
receive 敏锐的 settings
表格 4-7
EGL
(ccr4.4)
ETS
(ccr1.7)
receive 敏锐的
0 0 (e1)
-
12db (短的 haul)
1 0 (e1) -43db (长 haul)
1 1 (t1) -30db (限制 长 haul)
0 1 (t1) -36db (长 haul)
监控 增益 settings
表格 4-8
MM1
(ccr5.5)
MM0
(ccr5.4)
内部的 直线的 增益
boost (db)
0 0 正常的 运作 (非 boost)
0 1 20
1 0 26
1 1 32
内部的 rx 末端 选择
表格 4-9
RT1
(ccr5.1)
RT0
(ccr5.0)
内部的 receive
末端 配置
0 0 内部的 receive-一侧 末端 无能
0 1
内部的 receive-一侧 120
使能
1 0
内部的 receive-一侧 100
使能
1 1
内部的 receive-一侧 75
使能
mclk 选择
表格 4-10
mclk jamux
(ccr1.3)
ETS
(ccr1.7)
2.048mhz 0 0
2.048mhz 1 1
1.544mhz 0 1