Serializer 切换 特性
(持续)
在 推荐 运行 供应 和 温度 范围 除非 否则 指定.
标识 参数 情况 最小值 典型值 最大值 单位
t
HZD
做
±
高 至
触发-状态 延迟
图示 7
(便条 4)
R
L
= 100
Ω
,
C
L
=10pF 至 地
2.3 10 ns
t
LZD
做
±
低 至
触发-状态 延迟
1.9 10 ns
t
ZHD
做
±
触发-状态 至
高 延迟
1.0 10 ns
t
ZLD
做
±
触发-状态 至
低 延迟
1.0 10 ns
t
SPW
同步 脉冲波 宽度
图示 8
R
L
= 100
Ω
5*t
TCP
6*t
TCP
ns
t
PLD
Serializer PLL 锁 时间 510*t
TCP
513*t
TCP
ns
t
SD
Serializer 延迟
图示 9
R
L
= 100
Ω
t
TCP
+ 1.0 t
TCP
+ 2.0 t
TCP
+ 4.0 ns
t
RJIT
随机的 Jitter 10 ps(rms)
t
DJIT
Deterministic Jitter
图示 15
35 MHz -240 140 ps
80 MHz -75 100 ps
Deserializer 定时 (所需的)东西 为 REFCLK
在 推荐 运行 供应 和 温度 范围 除非 否则 指定.
标识 参数 情况 最小值 典型值 最大值 单位
t
RFCP
REFCLK 时期 12.5 T 40 ns
t
RFDC
REFCLK 职责 循环 40 50 60 %
t
RFCP
/
t
TCP
比率 的 REFCLK 至
TCLK
0.95 1.05
t
RFTT
REFCLK 转变 时间 6ns
Deserializer 切换 特性
在 推荐 运行 供应 和 温度 范围 除非 否则 指定.
标识 参数 情况 管脚/freq. 最小值 典型值 最大值 单位
t
RCP
接受者 输出 时钟
时期
图示 9
t
RCP
=t
TCP
RCLK 12.5 40 ns
t
RDC
RCLK 职责 循环 RCLK 45 50 55 %
t
CLH
cmos/ttl
低-至-高
转变 时间
CL=15pF
图示 4
rout(0-9),
锁,
RCLK
24ns
t
CHL
cmos/ttl
高-至-低
转变 时间
24ns
t
ROS
ROUT (0-9) 建制
数据 至 RCLK
图示 11
0.35*t
RCP
0.5*t
RCP
ns
t
ROH
ROUT (0-9) 支撑
数据 至 RCLK
−0.35*t
RCP
−0.5*t
RCP
ns
t
HZR
高 至 触发-状态
延迟
图示 12
rout(0-9),
锁
2.2 10 ns
t
LZR
低 至 触发-状态
延迟
2.2 10 ns
t
ZHR
触发-状态 至 高
延迟
2.3 10 ns
t
ZLR
触发-状态 至 低
延迟
2.9 10 ns
t
DD
Deserializer 延迟 RCLK
1.75*t
RCP
+2
1.75*t
RCP
+ 5 1.75*t
RCP
+7 ns
DS92LV16
www.国家的.com 4