DSM2150F5V
28/73
输出 macrocell (omc)
第八 的 这 omcs, mcella0-mcella7, 是 连接-
ed 至 端口 一个 管脚. 这 其它 第八 macrocells,
mcellb0-mcellb7, 是 连接 至 端口 b 管脚.
omcs 将 是 使用 为 内部的 反馈 (buried
寄存器), 或者 它们的 输出 将 是 routed 至 exter-
nal 端口 管脚.
这 omc architecture 是 显示 在图示
9., 页 30. 作 显示 在 这 图示, 那里 是 na-
tive 产品 条款 有 从 这 和 排列,
和 borrowed 产品 条款 有 (如果 unused)
从 其它 omc. 这 极性 的 这 产品 期
是 控制 用 这 xor 门. 这 omc 能 im-
plement 也 sequential 逻辑, 使用 这 flip-flop
元素, 或者 combinatorial 逻辑. 这 多路调制器
选择 在 这 sequential 或者 combinatorial
逻辑 输出. 这 多路调制器 输出 能 驱动 一个
端口 管脚 和 有 一个 反馈 path 至 这 和 排列
输入.
这 flip-flop 在 这 omc 块 能 是 配置
作 一个 d, t, jk, 或者 sr 类型 在 psdsoft 表示
™
.
这 flip-flop
’
s 时钟, preset, 和 clear 输入 将
是 驱动 从 一个 产品 期 的 这 和 排列.
alternatively, clkin (pd1) 能 是 使用 为 这
时钟 输入 至 这 flip-flop. 这 flip-flop 是 clocked
在 这 rising 边缘 的 clkin (pd1). 这 preset 和
clear 是 起作用的 高 输入. 各自 clear 输入 能
使用 向上 至 二 产品 条款.
表格 11. 输出 macrocell 端口 和 数据 位 assignments
输出
Macrocell
端口
分派
native 产品
条款
最大
Borrowed
产品 条款
数据 位 为
加载 或者
读 在 16-位
模式
数据 位 为
加载 或者
读 在 8-位
模式
McellA0 Port a0 3 6 D0 D0
McellA1 Port a1 3 6 D1 D1
McellA2 Port a2 3 6 D2 D2
McellA3 Port a3 3 6 D3 D3
McellA4 Port a4 3 6 D4 D4
McellA5 Port a5 3 6 D5 D5
McellA6 Port a6 3 6 D6 D6
McellA7 Port a7 3 6 D7 D7
McellB0 Port b0 4 5 D8 D0
McellB1 Port b1 4 5 D9 D1
McellB2 Port b2 4 5 D10 D2
McellB3 Port b3 4 5 D11 D3
McellB4 Port b4 4 6 D12 D4
McellB5 Port b5 4 6 D13 D5
McellB6 Port b6 4 6 D14 D6
McellB7 Port b7 4 6 D15 D7