首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:268581
 
资料名称:DSM2150F5V
 
文件大小: 1067.64K
   
说明
 
介绍:
DSM (Digital Signal Processor System Memory) for Analog Devices DSPs (3.3V Supply)
 
 


: 点此下载
  浏览型号DSM2150F5V的Datasheet PDF文件第4页
4
浏览型号DSM2150F5V的Datasheet PDF文件第5页
5
浏览型号DSM2150F5V的Datasheet PDF文件第6页
6
浏览型号DSM2150F5V的Datasheet PDF文件第7页
7

8
浏览型号DSM2150F5V的Datasheet PDF文件第9页
9
浏览型号DSM2150F5V的Datasheet PDF文件第10页
10
浏览型号DSM2150F5V的Datasheet PDF文件第11页
11
浏览型号DSM2150F5V的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
DSM2150F5V
8/73
管脚 描述
表格 3. 管脚 描述 (管脚 assignments 在 附录一个)
管脚 名字 类型 描述
ad0-15 十六 地址 输入 从 这 dsp.
CNTL0
起作用的 低 写 strobe 输入 从 这 dsp, 典型地 连接 至 dsp wr
信号.
也 功能 作 wrl
为 dsps 这个 使用 wrlstrobe 当 writing 低 字节 仅有的 在 16-位 文字.
CNTL1 起作用的 低 读 strobe 输入 从 这 dsp.
CNTL2
可编程序的 控制 输入.
cntl2 将 是 使用 为 bhe
(字节 高 使能) 当 dsm2150f5v 是 配置 为 16-位
运作. bhe =
0
将 准许 一个 字节 写 从 数据 线条 d8-d15 ignoring 数据 线条 d0-d7.
BHE
= 1 将 准许 一个 字节 写 从 d0-d7 ignoring 数据 线条 d8-d15. dsp 读 行动
是 不 影响 用 bhe
(总是 读 两个都 字节).
重置
起作用的 低 重置 输入 从 系统.
resets dsm i/o ports, 页 寄存器 内容, 和 其它 dsm 配置 寄存器. 必须 是
逻辑 低 在 电源-向上.
PA0 -7 I/ O
第八 configurable 端口 一个 信号 和 这 下列的 功能:
mcu i/o
dsp 将 写 或者 读 管脚 直接地 在 runtime 和 csiop 寄存器.
cpld 输出 macrocell (mcella0-7) 输出.
输入 至 这 plds (通过 输入 macrocells). 能 是 使用 至 输入 地址 a16 和 在之上.
便条:
pa0-pa7 将 是 配置 在 run-时间 作 标准 cmos 或者 打开 流 输出.
pb0-7 i/o
第八 configurable 端口 b 信号 和 这 下列的 功能:
mcu i/o
dsp 将 写 或者 读 管脚 直接地 在 runtime 和 csiop 寄存器.
cpld 输出 macrocell (mcellb0-7 或者 mcellc0-7) 输出.
输入 至 这 plds (通过 输入 macrocells). 能 是 使用 至 输入 地址 a16 和 在之上.
便条:
pb0-pb7 将 是 配置 在 run-时间 作 标准 cmos 或者 打开 流 输出.
pc0-7 i/o
第八 configurable 端口 c 信号 和 这 下列的 功能:
mcu i/o
dsp 将 写 或者 读 管脚 直接地 在 runtime 和 csiop 寄存器.
dpld 碎片-选择 输出 (ecs0-7, 做 不 consume microcells).
输入 至 这 plds (通过 输入 macrocells). 能 是 使用 至 输入 地址 a16 和 在之上.
便条:
pc0-pc7 将 是 配置 在 run-时间 作 标准 cmos 或者 faster 回转 比率 输出.
pd0-3 i/o
四 configurable port d 信号 和 这 下列的 功能:
mcu i/o
dsp 将 写 或者 读 管脚 直接地 在 runtime 和 csiop 寄存器.
输入 至 这 plds (非 有关联的 输入 macrocells, routes 直接地 在 plds). 能 是 使用 至
输入 地址 a16 和 在之上.
pd1 能 是 配置 作 clkin, 一个 一般 时钟 输入 至 pld.
pd2 能 是 配置 作 csi
, 起作用的 低 碎片 选择 输入 至 选择 flash 记忆. flash
记忆 是 无能 至 conserve 更多 电源 当 csi
是 逻辑 高.
pd3 能 是 使用 为 wrh
strobe 从 dsp 至 写 高 字节 仅有的 为 16-位 配置.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com