九月 20, 2002
am29lv640d/am29lv641d 13
这 reset# 管脚 将 是 系 至 这 系统 重置 cir-
cuitry. 一个 系统 重置 将 因此 也 重置 这 flash
记忆, enabling 这 系统 至 读 这 激励-向上 firm-
ware 从 这 flash 记忆.
如果 reset# 是 asserted 在 一个 程序 或者 擦掉 运算-
限定, 这 ry/by# 管脚 仍然是 一个
“
0
”
(busy) 直到 这
内部的 重置 运作 是 完全, 这个 需要 一个
时间 的 t
准备好
(在 embedded algorithms). 这
系统 能 因此 监控 ry/by# 至 决定
whether 这 重置 运作 是 完全. 如果 reset# 是
asserted 当 一个 程序 或者 擦掉 运作 是 不 ex-
ecuting (ry/by# 管脚 是
“
1
”
), 这 重置 运作 是 com-
pleted 在里面 一个 时间 的 t
准备好
(不 在 embedded
algorithms). 这 系统 能 读 数据 t
RH
之后 这
reset# 管脚 returns 至 v
IH
.
谈及 至 这 交流 特性 tables 为 reset# pa-
rameters 和 至 图示 14 为 这 定时 图解.
输出 使不能运转 模式
当 这 oe# 输入 是 在 v
IH
, 输出 从 这 设备 是
无能. 这 输出 管脚 是 放置 在 这 高
阻抗 状态.
表格 2. sector 地址 表格
Sector A21 A20 A19 A18 A17 A16 A15
16-位 地址 范围
(在 hexadecimal)
SA0 0000000 000000
–
007FFF
SA1 0000001 008000
–
00FFFF
SA2 0000010 010000
–
017FFF
SA3 0000011 018000
–
01FFFF
SA4 0000100 020000
–
027FFF
SA5 0000101 028000
–
02FFFF
SA6 0000110 030000
–
037FFF
SA7 0000111 038000
–
03FFFF
SA8 0001000 040000
–
047FFF
SA9 0001001 048000
–
04FFFF
SA10 0001010 050000
–
057FFF
SA11 0001011 058000
–
05FFFF
SA12 0001100 060000
–
067FFF
SA13 0001101 068000
–
06FFFF
SA14 0001110 070000
–
077FFF
SA15 0001111 078000
–
07FFFF
SA16 0010000 080000
–
087FFF
SA17 0010001 088000
–
08FFFF
SA18 0010010 090000
–
097FFF
SA19 0010011 098000
–
09FFFF
SA20 0010100 0A0000
–
0A7FFF
SA21 0010101 0A8000
–
0AFFFF
SA22 0010110 0B0000
–
0B7FFF
SA23 0010111 0B8000
–
0BFFFF
SA24 0011000 0C0000
–
0C7FFF
SA25 0011001 0C8000
–
0CFFFF