AD7891
–15–rev. 一个
作 在 这 8x51 电路 在之上, 这 方法 那 这 68hc11 是 在-
formed 那 一个 转换 是 完成 是 不 显示 在 这 dia-
gram. 这
EOC
线条 能 是 使用 至 inform 这 68hc11 那 一个
转换 是 完全 用 使用 它 作 一个 中断 信号. 这
中断 维护 routine 读 在 这 结果 的 这 转换. 如果
一个 软件 转换 开始 是 使用, 这 68hc11 能 wait 为
2.0
µ
s (ad7891-2) 或者 2.2
µ
s (ad7891-1) 在之前 读 从
这 ad7891.
68HC11*
数据 输出
AD7891*
*additional 管脚 omitted 为 clarity
SCLK
数据 在
RFS
TFS
PC7
PC6
SCK
MOSI
MOSO
图示 8. ad7891 至 68hc11 接口
ad7891 至 adsp-21xx 串行 接口
一个 接口 在 这 ad7891 和 这 adsp-21xx 是 显示
在 图示 9. 在 这 接口 显示 也 sport0 或者 sport1
能 是 使用 至 转移 数据 至 这 ad7891. 当 读 从
这 部分, 这 sport 必须 是 设置 向上 和 一个 串行 文字 长度 的
16 位. 当 writing 至 这 ad7891, 一个 串行 文字 长度 的 6
位 或者 更多 能 是 使用. 其它 setups 为 这 串行 接口 在
这 adsp-21xx 内部的 sclk, alternate framing 模式 和
起作用的 低 framing 信号. 正常情况下 这
EOC
线条 从 这
ad7891 将 是 连接 至 这
IRQ2
线条 的 这 adsp-
21xx 至 中断 这 dsp 在 这 终止 的 一个 转换 (不 显示
在 图解).
adsp-21xx*
数据 输出
AD7891*
*additional 管脚 omitted 为 clarity
SCLK
数据 在
RFS
TFS
RFS
TFS
SCLK
DT
DR
图示 9. ad7891 至 adsp-2101 串行 接口
ad7891 至 dsp5600x 串行 接口
图示 10 显示 一个 串行 接口 在 这 ad7891 和 这
dsp5600x 序列 的 dsps. 当 读 从 这 ad7891, 这
dsp5600x 应当 是 设置 向上 为 16-位 数据 transfers, msb 第一,
正常的 模式 同步的 运作, 内部 发生 文字
框架 同步 和 gated 时钟. 当 writing 至 这 ad7891, 8-位
或者 16-位 数据 transfers 能 是 使用. 这 框架 同步 信号 从
这 dsp5600x 必须 是 inverted 在之前 正在 应用 至 这
RFS
和
TFS
输入 的 这 ad7891 作 显示 在 图示 10.
至 监控 这 转换 时间 的 这 ad7891, 一个 scheme 此类
作 概述 在 previous 接口 和
EOC
能 是 使用. 这个
能 是 执行 用 连接 这
EOC
线条 直接地 至 这
IRQA
输入 的 这 dsp5600x.
dsp56000/
DSP56002*
数据 输出
AD7891*
*additional 管脚 omitted 为 clarity
SCLK
数据 在
RFS
TFS
fst (sc2)
SCK
标准
SRD
图示 10. ad7891 至 dsp5600x 串行 接口
ad7891 至 tms320xxx 串行 接口
这 ad7891 能 是 连接 至 这 串行 端口 的 tms320xxx
dsps 作 显示 在 图示 11. 外部 定时 一代 cir-
cuitry 是 需要 至 发生 这 串行 时钟 和 syncs neces-
sary 为 这 接口.
tms32020/
tms320c25/
tms320c5x/
TMS320C3X*
数据 输出
AD7891*
*additional 管脚 omitted 为 clarity
SCLK
数据 在
RFS
TFS
FSX
CLKX
DX
DR
CLKR
FSR
定时
一代
电路系统
图示 11. ad7891 至 tmsxxx 串行 接口