MAX1813
dynamically-可调整的, 同步的 步伐-向下
控制 和 整体的 电压 安置
22 ______________________________________________________________________________________
一个 内部的 40k
Ω
pullup 为 关于 4µs 至 看 如果 这 管脚
电压 能 是 强迫 高 (图示 7). 如果 这 管脚 电压
不能 是 牵引的 至 一个 逻辑 高, 这 管脚 是 考虑
低 阻抗, 和 它的 阻抗-模式 逻辑 状态 是
低. 如果 这 管脚 能 是 牵引的 至 一个 逻辑 高, 这 imped-
ance 是 考虑 高 和 所以 是 这 阻抗-
模式 逻辑 状态. similarly, 如果 这 电压 水平的 在 这
管脚 是 一个 逻辑 高, 一个 内部的 转变 connects 这 管脚
至 一个 内部的 8k
Ω
pulldown 至 看 如果 这 管脚 电压 能
是 强迫 低. 如果 所以, 这 管脚 是 高 阻抗, 和 它的
阻抗-模式 逻辑 状态 是 高. 在 也 抽样
情况, 如果 这 管脚
’
s 逻辑 水平的 做 不 改变, 这
管脚 是 决定 至 是 低 阻抗, 和 这 imped-
ance-模式 逻辑 状态 是 低.
一个 高 管脚 阻抗 (逻辑 高) 是 100k
Ω
或者 更好,
和 一个 低 阻抗 (逻辑 低) 是 1k
Ω
或者 较少. 这
有保证的 水平 为 这些 阻抗 是 95k
Ω
和
1.05k
Ω
至 准许 这使用 的 标准 100k
Ω
和 1k
Ω
resis-
tors 和 5% 容忍.
输出 电压 转变 定时 (时间)
这 max1813 是 设计 至 执行 输出 电压
transitions 在 一个 控制 manner, automatically 迷你-
mizing 输入 surge 电流. 这个 特性 准许 这 cir-
cuit 设计者 至 达到 nearly 完美的 transitions,
guaranteeing just-在-时间 arrival 在 这 新 输出 volt-
age 水平的 和 这 最低 可能 顶峰 电流 为 一个
给 输出 电容. 这个 制造 这 ic 非常 合适-
能 为 imvp-ii cpus 和 其它 cpus 那 运作 在
二 或者 更多 模式 和 不同的 核心 电压 水平.
这 imvp-ii cpus 运作 在 多样的 时钟 发生率
和 需要 多样的 核心 电压. 当 transitioning
*float = 非 连接
D0
D1
D2
D3
D4
代号
ZMODE
ZMODE
MUX
s0/s1
解码器
代号
SEL0 SEL1
输出
输出
01 或者 10
在
阻抗
解码器
在 输出
00 或者 11
sus mux
SUS
输出
DAC
1
0
S0
S1
SUS
d0-d4
解码器
输出
MAX1813
(图示 7)
图示 6. 内部的 multiplexers 块 图解
S1 S0 输出 电压 (v)
地 地 0.975
地 REF 0.950
地 Float* 0.925
地 V
CC
0.900
REF 地 0.875
REF REF 0.850
REF Float* 0.825
REF V
CC
0.800
Float* 地 0.775
Float* REF 0.750
Float* Float* 0.725
Float* V
CC
0.700
V
CC
地 0.675
V
CC
REF 0.650
V
CC
Float* 0.625
V
CC
V
CC
0.600
表格 6. suspend-模式 输出 电压
代号 ZMODE
0 0 阻抗 模式
0 1 逻辑 模式
1 0 逻辑 模式
1 1 阻抗 模式
表格 7. zmode 极性 表格