7
sp207ehds/08 sp207eh 序列 高 效能 transceivers © 版权 2000 sipex 公司
图示 4. 承担 打气 — 阶段 3
V
CC
= +5v
–5V
+5V
–5V
V
SS
存储 电容
V
DD
存储 电容
C
1
C
2
C
3
C
4
+
+
++
–
–
––
接受者
这 高 效能 接受者 的 这
SP207EH
序列
能 接受 输入 信号 在 一个 典型 数据
比率 的 500kbps. 这 接受者 转变 rs-232
输入 信号 至 inverted ttl 信号. 这
接受者 转变 rs-232 输入 信号 至
inverted ttl 信号. 自从 这 输入 是 通常地
从 一个 传递 线条 在哪里 长 缆索 长度
和 系统 干扰 能 降级 这 信号,
这 输入 有 一个 典型 hysteresis 余裕 的
500mv. 这个 确保 那 这 接受者 是
virtually 不受影响 至 嘈杂的 传递 线条.
应当 一个 输入 是 left unconnected, 一个 5k
Ω
pulldown 电阻 至 地面 将 commit 这
输出 的 这 接受者 至 一个 高 状态.
关闭 模式
这
sp211eh,
和
SP213EH
所有 特性 一个
控制 输入 这个 将 使不能运转 这 设备 和
减少 这 电源 供应 电流 至 较少 比
10
µ
一个, 制造 这 部分 完美的 为 battery–
powered 系统. 在 这 “shutdown” 模式 这
接受者 和 传输者 将 两个都 是 tri–stated.
这 v
+
输出 的 这 承担 打气 将 释放
至 v
CC
, 和 这 v
–
输出 将 释放 至
地面. 产品 和 这 wake-向上 函数
能 使能 或者 使不能运转 这 接受者 在
关闭.
图示 5. 承担 打气 — 阶段 4
V
CC
= +5v
+10V
V
SS
存储 电容
V
DD
存储 电容
C
1
C
2
C
3
C
4
+
+
++
–
–
––
为 完全 关闭 至 出现 和 这 10
µ
一个
电源 流 至 是 认识到, 这 下列的
情况 必须 是 符合:
SP211EH
:
• +5v 必须 是 应用 至 这 sd 管脚
• 使能 必须 是 也 0v, +5.0v 或者 不
连接
• 这 传输者 输入 必须 是 也 +5.0v
或者 不 连接
• v
CC
必须 是 +5v
• 接受者 输入 必须 是 >0v 和 <+5v
SP213EH
:
• 0v 必须 是 应用 至 这 sd 管脚
• 使能 必须 是 也 0v, +5.0v 或者 不
连接
• 这 传输者 输入 必须 是 也 +5.0v
或者 不 连接
• v
CC
必须 是 +5v
• 接受者 输入 必须 是 >0v 和 <+5v