Élan™sc400 和 Élansc410 微控制器 数据 薄板 15
只读存储器/flash 记忆 接口
这 整体的 只读存储器/flash 记忆 接口 支持
这 下列的 特性:
■
8-, 16-, 和 32-位 只读存储器/flash 记忆 接口
■
三 只读存储器/flash 记忆 碎片 选择
■
burst-模式 roms
■
只读存储器 accesses 在 两个都 isa 和 cpu speeds
(正常的 和 快-速 模式)
■
专心致志的 只读存储器 读 和 只读存储器 写 信号 为
更好的 效能
各自 只读存储器 空间 能 accommodate 向上 至 64 mbyte 的
只读存储器. 这 三 只读存储器 spaces 能 是 individually 写-
保护. 这个 是 有用的 为 protecting 代号 residing 在
flash 记忆 设备.
二 的 这 三 只读存储器/flash 记忆 碎片 选择 能
是 remapped 至 一个 pc card 插座 通过 pinstrap 或者 软-
ware 控制. 这个 特性 支持 reprogramming 的
焊接-向下 flash 记忆 激励 设备 和 也
使简化 测试 的 bios/xip os 代号.
三 只读存储器 进入 模式 是 supported: 正常的
模式, 快 模式, 和 burst 模式. 一个 不同的 设置 的
timings 是 使用 在 各自 模式. 在 正常的 只读存储器 进入
模式, 这 总线 循环 follow isa-像 timings. 在 快
只读存储器 进入 模式, 这 总线 循环 定时 occurs 在 这
cpu 时钟 比率 和 控制 为 wait-状态 嵌入.
burst 只读存储器 进入 定时 是 使用 当 这 只读存储器/flash
记忆 接口 是 fulfilling 一个 内部的 cpu burst re-
quest 至 支持 一个 cache 线条 refill.
wait states 是 supported 为 所有 只读存储器 和 flash mem-
ory accesses, 包含 burst 模式. burst-模式
(页-模式) 只读存储器 读 是 supported 为 也 一个
16- 或者 32-位 只读存储器 接口 运动 在 快 模式.
dram 控制
这 整体的 dram 控制 提供 这 信号 和
有关联的 定时 需要 至 支持 一个 外部
dram 排列 和 minimal 软件 程序编制 和
overhead. 内部的 可编程序的 寄存器 是 提供
至 选择 这 dram 类型 和 运行 模式, 作 好 作
refresh 选项. 一个 宽 多样性 的 commodity drams 是
supported, 和 substantial flexibility 是 建造 在 这 dram
控制 至 优化 效能 的 这 cpu 和 (在 这
Élansc400 微控制器) 这 内部的 graphics 控制-
ler, 这个 使用 系统 dram 为 它的 缓存区.
这 dram 控制 支持 这 下列的 特性:
■
3.3-v, 70-ns drams
■
向上 至 四 banks
■
16-位 或者 32-位 banks
■
向上 至 64 mbyte 的 总的 记忆
■
自-refresh drams
■
快 页 和 扩展 数据 输出 (edo) drams
■
二-方法 interleaved 运作 among 相(恒)等
populated banks 使用 快-页 模式 设备
■
mixed depth 和 宽度 的 dram banks 在 非-inter-
leaved 模式
■
对称的 和 asymmetrical dram 支持
整体的 标准 pc/在 peripherals
这 Élansc400 和 Élansc410 微控制器 在-
clude 所有 这 标准 附带的 控制者 那 制造
向上 一个 pc/在 系统.
双 dma 控制者
双, 倾泻, 8237a-兼容 dma 控制者
提供 七 用户-definable dma 途径. 的 这
七 内部的 途径, 四 是 8-位 途径 和
三 是 16-位 途径. 频道 4 是 使用 为 这 cas-
cade 函数.
任何 二 的 这 七 途径 能 是 编排 simul-
taneously 至 外部 dma 要求/acknowledge 线条.
这 dma 控制 在 这 Élansc400 和 Élansc410
微控制器 是 软件 兼容 和 这 pc/在
倾泻 8237 控制 一双. 它的 特性 包含:
■
单独的, 块, 和 要求 转移 模式
■
使能/使不能运转 频道 控制
■
地址 increment 或者 decrement
■
软件 priority
■
64-mbyte 系统 地址 空间 为 增加
效能
■
动态 时钟-使能 设计 为 减少 clocked
elements 在 dma inactivity
■
可编程序的 时钟 频率 为 效能
双 中断 控制者
双, 倾泻, 8259-兼容 可编程序的
中断 控制者 支持 15 用户-definable 中断
水平. 第八 外部 中断 requests 能 是 编排
至 任何 的 这 15 内部的 irq 输入.
这 中断 控制 块 包含 这些 特性:
■
软件-兼容性 和 pc/在 中断 控制者
■
15-水平的 priority 控制
■
可编程序的 中断 模式
■
单独的 中断 要求 掩饰 能力
■
accepts requests 从 peripherals
■
resolves priority 在 pending 中断 和
中断 在 维护
■
issues 中断 要求 至 处理器
■
提供 中断 vectors 为 中断 维护 routines
■
系 在 这 pmu 为 电源 管理