8
版权 Cirrus 逻辑, 公司 2003
(所有 权利 保留)
DS508PP5
EP7312
高-效能, 低-电源 系统 在 碎片
codec 接口
这 EP7312 包含 一个 接口 至 telephony-类型
CODECs 为 容易 integration 在 voice-在-ip 和
其它 voice communications 系统. 这 CODEC
interfaceismultiplexedtothesamepinsastheDAIand
ssi2. Table 6 显示 这 CODEC 接口 管脚
assignments.
便条: 看 表格 18 在 页 11 为 信息 在 管脚
multiplexes.
ssi2 接口
一个 额外的 spi/microwire1-兼容 接口 是
有 为 两个都 主控 和 从动装置 模式
communications. 这 SSI2 单位 shares 这 一样 管脚 作
这 DAI 和 CODEC 接口 通过 一个 多路调制器.
这 SSI2 接口 有 这些 特性:
• 同步的 时钟 speeds 的 向上 至 512 kHz
• 独立的 16 entry TX 和 RX half-文字 宽 FIFOs
• Half empty/全部 中断 为 FIFOs
• 独立的 RX 和 TX 框架 同步 信号 为
asymmetric 交通量
Table 7 显示 这 SSI2 接口 管脚 assignments.
便条: 看 表格 18 在 页 11 为 信息 在 管脚
multiplexes.
同步的 串行 接口
这 EP7312 同步的 串行 接口 有 这些
特性:
• 模数转换器 (ssi) 接口: 主控 模式 仅有的; SPI 和
microwire1-兼容 (128 kbps 运作)
• 可选择的 串行 时钟 极性
Table 8 显示 这 同步的 串行 接口 管脚
assignments.
lcd 控制
一个 DMA 地址 发生器 是 提供 那 fetches video
显示 数据 为 这 LCD 控制 从 记忆. 这
显示 框架 缓存区 开始 地址 是 可编程序的,
allowingthelcdframebuffertobeinsdram,内部的
SRAM 或者 外部 sram. 这 LCD 控制 有 这些
特性:
• 接口 直接地 至 一个 单独的-scan 嵌板 monochrome
STN LCD
• 接口 至 一个 单独的-scan 嵌板 颜色 STN LCD 和
minimal 外部 glue 逻辑
• 嵌板 宽度 大小 是 可编程序的 从 32 至 1024
pixels 在 16-pixel increments
• Video 框架 缓存区 大小 可编程序的 向上 至
128 KB
• 位 每 pixel 的 1, 2, 或者 4 位
Table 9 显示 这 LCD 接口 管脚 assignments.
表格 6. codec 接口 管脚 assignments
管脚 mnemonic i/o 管脚 描述
PCMCLK O 串行 位 时钟
PCMOUT O 串行 数据 输出
PCMIN I 串行 数据 在
PCMSYNC O 框架 同步
表格 7. ssi2 接口 管脚 assignments
管脚 mnemonic i/o 管脚 描述
SSICLK i/o 串行 位 时钟
SSITXDA O 串行 数据 输出
SSIRXDA I 串行 数据 在
SSITXFR i/o transmit 框架 同步
SSIRXFR i/o receive 框架 同步
表格 8. 串行 接口 管脚 assignments
管脚 mnemonic i/o 管脚 描述
ADCLK O ssi1 模数转换器 串行 时钟
ADCIN I ssi1 模数转换器 串行 输入
ADCOUT O ssi1 模数转换器 串行 输出
nADCCS O ssi1 模数转换器 碎片 选择
SMPCLK O ssi1 模数转换器 样本 时钟
表格 9. lcd 接口 管脚 assignments
管脚 mnemonic i/o 管脚 描述
CL1 O lcd 线条 时钟
CL2 O lcd pixel 时钟 输出
dd[3:0] O lcd 串行 显示 数据 总线
FRM O lcd 框架 同步 脉冲波
M O lcd 交流 偏差 驱动