10 altera 公司
flex 8000 可编程序的 逻辑 设备 家族 数据 薄板
这 max+plus ii compiler 能 create cascade chains automatically
在 设计 处理; designers 能 也 insert cascade chain 逻辑
manually 在 设计 entry. cascade chains 变长 比 第八 les 是
automatically 执行 用 linking labs 一起. 这 last le 的 一个
lab cascades 至 这 第一 le 在 这 next lab 在 这 行.
图示 5显示 如何 这 cascade 函数 能 连接 调整 les 至
表格 功能 和 一个 宽 风扇-在. 这些 examples 显示 功能 的 4
n
变量 执行 和
n
les. 为 一个 设备 和 一个 一个-2 速 等级,
这 lut 延迟 是 大概 1.6 ns; 这 cascade chain 延迟 是 0.6 ns.
和 这 cascade chain, 4.2 ns 是 需要 至 decode 一个 16-位 地址.
图示 5. flex 8000 cascade chain 运作
le 运行 模式
这 flex 8000 le 能 运作 在 一个 的 四 模式, 各自 的 这个 使用
le resources differently. 看图示 6. 在 各自 模式, 七 的 这 ten
有 输入 至 这 le—the 四 数据 输入 从 这 lab local
interconnect, 这 反馈 从 这 可编程序的 寄存器, 和 这
carry-在 和 cascade-在 从 这 previous le—are directed 至 不同的
destinations 至 执行 这 desired 逻辑 函数. 这 三 remaining
输入 至 这 le 提供 时钟, clear, 和 preset 控制 为 这 寄存器.
这 max+plus ii 软件 automatically chooses 这 适合的 模式
为 各自 应用. 设计 效能 能 也 是 增强 用
designing 为 这 运行 模式 那 支持 这 desired 应用.
d[3..0]
LE1
LUT
d[7..4]
LE2
LUT
d[(4
n-
1)..4(
n-
1)]
LE
n
LUT
d[3..0]
LUT
d[7..4]
LUT
d[(4
n-
1)..4(
n-
1)]
LUT
LE1
LE2
LE
n
和 cascade chain 或者 cascade chain