进步 信息
4 mbit lpc flash
SST49LF040
23
©2001 硅 存储 技术, 公司 s71213-00-000 11/01 562
图示 10: R
EAD
C
YCLE
T
IMING
D
IAGRAM
(lpc m
ODE
)
图示 11: W
RITE
C
YCLE
T
IMING
D
IAGRAM
(lpc m
ODE
)
562 ill f09.0
LCLK
RST#
CE#
LFRAME#
lad[3:0]
0000b 010Xb
a[23:20]
a[19:16]
a[3:0]a[7:4]a[11:8]a[15:12] 1111b 触发-状态
2 clocks
TAR
加载 地址 在 8 clocks
地址
1 时钟 1 时钟
开始
记忆
读
循环
TAR
1 时钟
同步 数据 next 开始
数据 输出 2 clocks 1 时钟
0000b d[7:4]d[3:0] 0000b
T
CYC
T
VAL
T
SU
T
DH
a[31:28] a[27:24]
562 ill f10.0
RST#
LFRAME#
T
CYC
lad[3:0]
0000b 011Xb a[23:20]
a[19:16]
a[3:0]a[7:4]a[11:8]a[15:12] 1111b 触发-状态
2 clocks
TAR
加载 地址 在 8 clocks
地址
1 时钟 1 时钟
开始
记忆
写
循环
TAR
1 时钟
同步
数据
next 开始
加载 数据 在 2 clocks 1 时钟
0000bd[7:4]d[3:0] 0000b
T
SU
T
DH
LCLK
CE#
a[31:28] a[27:24]