进步 信息
4 mbit lpc flash
SST49LF040
25
©2001 硅 存储 技术, 公司 s71213-00-000 11/01 562
图示 13: D
ATA
# p
OLLING
T
IMING
D
IAGRAM
(lpc m
ODE
)
562 ill f12.1
0000b 011Xb a[11:8] a[7:4] a[3:0] dn[7:4]
a[15:12]
d[3:0] 触发-状态
TAR
加载 地址 在 8 clocks
写 这 last command (程序 或者 擦掉) 至 这 设备 在 lpc 模式.
地址
1
1 时钟 1 时钟
1st 开始
记忆
写
循环
TAR
SyncData
开始 next
Command
1 时钟
1 clock2 clocksload 数据 在 2 clocks
1111b 0000b
0000b
lad[3:0]
读 这 dq
7
至 看 如果 内部的 写 完全 或者 不.
LCLK
rst# = v
IH
LFRAME#
lad[3:0]
0000b 010Xb a[11:8] a[7:4] a[3:0] d7,xxx
a[15:12]
xxxxbtri-状态
TAR
加载 地址 在 8 clocks
当 内部的 写 完全, 这 dq
7
将 equal 至 d7.
地址
1
1 时钟 1 时钟
开始
记忆
读
循环
TAR
同步 数据
next 开始
1 时钟
数据 输出 2 clocks1 clock2 clocks
1111b
0000b
0000b
rst# = v
IH
LFRAME#
LCLK
0000b 010Xb a[11:8] a[7:4] a[3:0]
d7#,xxx
a[15:12]
xxxxbtri-状态
TAR
加载 地址 在 8 clocks
地址
1
1 时钟 1 时钟
开始
记忆
读
循环
TAR
同步 数据
next 开始
1 时钟
数据 输出 2 clocks1 clock2 clocks
1111b 0000b
0000b
ce# = v
IL
ce# = v
IL
a[23:20]
a[19:16]
a[23:20] a[19:16]
a[23:20] a[19:16]
便条: yyyy 必须 是 在里面 记忆 地址 范围 指定 在 计算数量 4 和 5.
RST#
LFRAME#
lad[3:0]
LCLK
CE#
a[31:28] a[27:24]
a[31:28] a[27:24]
a[31:28] a[27:24]