首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:314557
 
资料名称:ADSP-BF535PKB-300
 
文件大小: 1388.01K
   
说明
 
介绍:
Blackfin Embedded Processor
 
 


: 点此下载
  浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第9页
9
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第10页
10
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第11页
11
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第12页
12

13
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第14页
14
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第15页
15
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第16页
16
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–13–rev. 一个
adsp-bf535
这 电源 dissipated 用 一个 处理器 是 largely 一个 函数 的 这
时钟 频率 的 这 处理器和 这 正方形的 的 这 运行
电压. 为 例子, 减少 这 时钟 频率 用 25%
结果 在 一个 25% 减少 在 电源 消耗, 当 减少
这 电压 用 25% 减少 电源 消耗 用 更多 比 40%.
更远, 这些 电源 savings 是 additive, 在 那 如果 这 时钟
频率 和 电源 是 两个都 减少, 这 电源 savings 是
dramatic.
动态 电源 管理 准许 两个都 这 处理器’s 输入
电压 (v
DDINT
) 和 时钟 频率 (f
CCLK
) 至 是 dynamically
和 independently 控制.
作 先前 explained, 这 savings 在 电源 消耗 能 是
modeled 用 这 下列的 等式:
在哪里:
是 这 名义上的 核心 时钟 频率 (300 mhz)
是 这 减少 核心 时钟 频率
是 这 名义上的 内部的 供应 电压 (1.5 v)
是 这 减少 内部的 供应 电压
作 一个 例子 的 如何 重大的 这 电源 savings 的 动态
电源 管理 是 当 both 频率 和 电压 是
减少, 考虑 一个 例子 where 这 频率 是 减少
从 它的 名义上的 值 至 50 mhz 和 这 电压 是 减少 从
它的 名义上的 值 至 1.2 v. 在 这个 减少 频率 和 电压,
这 处理器 dissipates 关于 10% 的 这 电源 dissipated 在
名义上的 频率 和 电压.
附带的 电源 控制
这 adsp-bf535 blackfin 处理器 提供 额外的 电源
控制 能力 用 准许 dynamic scheduling 的 时钟 输入
至 各自 的 这 peripherals. clocking 至 各自 的 这 peripherals
列表 在下 能 是 使能 或者 无能 用 appropriately 设置
这 附带的’s 控制 位 在 这 附带的 时钟 使能 寄存器
(pll_iock). 这 附带的 时钟 使能 寄存器 准许 indi-
vidual 控制 为 各自的 这些 peripherals:
PCI
ebiu 控制
可编程序的 flags
memdma 控制
sport 0
sport 1
spi 0
spi 1
uart 0
uart 1
计时器 0, 计时器 1, 计时器 2
usb clk
时钟 信号
这 adsp-bf535 blackfin processor 能 是 clocked 用 一个 sine
波 输入 或者 一个 缓冲 shaped 时钟 获得 从 一个 外部
时钟 振荡器.
如果 一个 缓冲, shaped 时钟 是 使用, 这个 外部 时钟 connects
至 这 处理器 clkin 管脚. 这 clkin 输入 不能 是
halted, changed, 或者 运作 在下 这 指定 频率
在 正常的 运作. 这个 时钟 信号 应当 是 一个 3.3 v
lvttl 兼容 信号. 这 processor 提供 一个 用户-pro-
grammable 1
至 31
multiplication 的 这 输入 时钟 至
支持 外部-至-内部的 时钟 ratios. 这 msel60,
绕过, 和 df 管脚 decide 这 pll multiplication 因素 在
重置. 在 run 时间, 这 multiplication 因素 能 是 控制 在
软件. 这 结合体 的 拉-向上 和 拉-向下 电阻器 在
图示 7sets 向上 一个 核心 时钟 比率 的 6:1, 这个, 为 例子,
生产 一个 150 mhz 核心 时钟 从 这 25 mhz 输入. 为
其它 时钟 乘法器 settings, 看 这
adsp-bf535 blackfin
处理器 硬件 涉及
.
所有 在-碎片 peripherals 运作 在 这 比率 设置 用 这 系统 时钟
(sclk). 这 系统 时钟 frequency 是 可编程序的 用 意思
的 这 ssel 管脚. 在 run 时间 这 系统 时钟 频率 能 是
控制 在 软件 用 writing 至 这 ssel 地方 在 这 pll
控制 寄存器 (pll_ctl). 这 值 编写程序 在 这
电源 消耗 因素
f
CCLKRED
f
CCLKNOM
--------------------------


V
DDINTRED
V
DDINTNOM
------------------------------


2
×
=
f
CCLKNOM
f
CCLKRED
V
DDINTNOM
V
DDINTRED
图示 7. 时钟 比率 例子
CLKIN CLKOUT
adsp-bf535
MSEL5 (pf5)
MSEL4 (pf4)
MSEL3 (pf3)
MSEL2 (pf2)
MSEL1 (pf1)
MSEL0 (pf0)
重置
MSEL6 (pf6)
DF (pf7)
V
DD
绕过
重置
拉-向上/拉-向下
电阻器 msel,
df, 绕过 管脚 选择
核心 时钟 比率.
here, 选择 (6:1)
25MHz 输入 时钟
生产 一个 150MHz 核心 时钟.
BLACKFIN 处理器
V
DD
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com