首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:314557
 
资料名称:ADSP-BF535PKB-300
 
文件大小: 1388.01K
   
说明
 
介绍:
Blackfin Embedded Processor
 
 


: 点此下载
  浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第10页
10
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第11页
11
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第12页
12
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第13页
13

14
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第15页
15
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第16页
16
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第17页
17
浏览型号ADSP-BF535PKB-300的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
adsp-bf535
–14– rev. 一个
ssel 地方 定义 一个 分隔 比率 在 这 核心 时钟 (cclk)
和 这 系统 时钟.表格 5illustrates 这 系统 时钟 ratios.
这 系统 时钟 是 有提供的 至 这 clkout_sclk0 管脚.
这 最大 频率 的 这 系统 时钟 是 f
SCLK
. 便条 那
这 divisor 比率 必须 是 选择 至 限制 这 系统 时钟
频率 至 它的 最大 的 f
SCLK
. 这 重置 值 的 这
SSEL10 是 决定 用 sampling 这 ssel1 和 ssel0 管脚
在 重置. 这 ssel 值 能 是 changed dynamically 用
writing 这 适合的 值 至 这 pll 控制 寄存器
(PLL_CTL),一个sdescribedinthe
adsp-bf535 blackfin 处理器
硬件 涉及
.
booting 模式
这 adsp-bf535 有 三 mechanisms (列表 在表格 6) 为
automatically 加载 内部的 l2 memory 之后 一个 重置. 一个 fourth
模式 是 提供 至 execute 从 外部 记忆, bypassing
这 激励 sequence.
这 bmode 管脚 的 这 重置 配置 寄存器, 抽样
在 电源-在 resets 和 软件 initiated resets, 执行
这些 模式:
execute 从 16-位 external memory—execution
开始 从 地址 0x2000000 和 16-位 包装.
这 激励 只读存储器 是 绕过 在 这个 模式.
激励 从 8-位 外部 flash memory—the 8-位 flash
激励 routine located 在 激励 只读存储器 记忆 空间 是 设置
向上 使用 异步的 记忆 bank 0. 所有 configura-
tion settings 是 设置 为这 slowest 设备 可能
(3-循环 支撑 时间; 15-循环 r/w 进入 times; 4-cycle
建制).
激励 从 spi 串行 可擦可编程只读存储器 (8-位 addressable)—
这 spi0 使用 pf10 输出管脚 至 选择 一个 单独的 spi
非易失存储器 设备, submits 一个 read command 在 地址
0x00, 和 begins clocking 数据 在 这 beginning 的 l2
记忆. 一个 8-位 addressable spi 兼容 非易失存储器
必须 是 使用.
激励 从 spi 串行 可擦可编程只读存储器 (16-位 addressable)—
这 spi0 使用 pf10 输出管脚 至 选择 一个 单独的 spi
非易失存储器 设备, submits 一个 读 command 在 地址
0x0000, 和 begins clocking 数据 在 这 beginning 的
l2 记忆. 一个 16-位 地址essable spi 兼容
非易失存储器 必须 是 使用.
为 各自 的 这 激励 模式 described 在之上, 一个 四-字节 值 是
第一 读 从 这 记忆 设备. 这个 值 是 使用 至 具体说明
一个 subsequent 号码 的 字节 至 是 读 在 这 beginning 的
l2 记忆 空间. once 各自 的这 负载 是 完全, 这
处理器 jumps 至 这 beginning 的 l2 空间 和 begins
执行.
在 增加, 这 重置 配置 寄存器 能 是 设置 用 appli-
cation 代号 至 绕过 这 正常的 激励 sequence 在 一个 软件
重置. 为 这个 情况, 这 processor jumps 直接地 至 这 beginning
的 l2 记忆 空间.
至 augment 这 激励 模式, 一个 secondary 软件 loader 是
提供 那 adds 增加al booting mechanisms. 这个
secondary loader 提供 这 capability 至 激励 从 pci, 16-位
flash memory, 快 flash, 能变的 波特 比率, 和 所以 在.
操作指南 设置 描述
这 blackfin 处理器 家族 组装 language 操作指南 设置
雇用 一个 algebraic syntax 设计ed 为 使容易 的 编码 和 读-
能力. 这 说明 有 被specifically tuned 至 提供
一个 有伸缩性的, densely encoded 操作指南 设置 那 compiles 至 一个 非常
小 最终 记忆 大小. 这 操作指南 设置 也 提供 全部地
featured multifunction 说明 那 准许 这 programmer
至 使用 许多 的 这 处理器 核心 resources 在 一个 单独的 操作指南.
结合 和 许多 特性 更多 常常 seen 在 microcontrol-
lers, 这个 操作指南 设置 是 非常 效率高的 当 compiling c 和
c++ 源 代号. 在 增加, the architecture 支持 两个都 一个
用户 (algorithm/应用 代号) 和 一个 supervisor (o/s kernel,
设备 驱动器, debuggers, isrs) 模式 的 行动, 准许
多样的 水平 的 进入 至 核心 处理器 resources.
这 组装 language, 这个 takes 有利因素 的 这 处理器’s
唯一的 architecture, 提供 这 下列的 有利因素:
seamlessly 整体的 dsp/cpu 特性 是 优化
为 两个都 8-位 和 16-位 行动.
一个 超级的 pipelined multi 公布加载/store 修改 harvard
architecture, 这个 支持 二 16-位 mac 或者 四 8-
位 alu + 二 加载/store + 二 pointer updates 每 循环.
所有 寄存器, i/o, 和 记忆 是 编排 在 一个 unified
4 gbyte 记忆 空间 providing 一个 simplified 程序-
ming 模型.
表格 5. 系统 时钟 ratios
信号
名字
分隔物
比率
例子 频率
ratios (mhz)
SSEL1 0 cclk/sclk CCLK SCLK
00 2:1 266 133
01 2.5:1 275 110
10 3:1 300 100
11 4:1 300 75
表格 6. booting 模式
BMODE20 描述
000 execute 从 16-位 外部 memory
(绕过 激励 只读存储器)
001 激励 从 8-位 flash
010 激励 从 spi0 串行 只读存储器
(8-位 地址 范围)
011 激励 从 spi0 串行 只读存储器
(16-位 地址 范围)
100 111 保留
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com