1999 Jan 06 5
飞利浦 半导体 产品 规格
256
×
8-位 静态的 低-电压 内存 和
I
2
c-总线 接口
PCF8570
8 特性 的 这 i
2
c-总线
这 i
2
c-总线 是 为 双向的, 二-线条 交流
在 不同的 ics 或者 modules. 这 二 线条 是 一个
串行 数据 线条 (sda) 和 一个 串行 时钟 线条 (scl). 两个都
线条 必须 是 连接 至 一个 积极的 供应 通过 一个 拉-向上
电阻. 数据 转移 将 是 initiated 仅有的 当 这 总线
是 不 busy.
8.1 位 转移
一个 数据 位 是 transferred 在 各自 时钟 脉冲波.
这 数据 在 这 sda 线条 必须 仍然是 稳固的 在 这
高 时期 的 这 时钟 脉冲波 作 改变 在 这 数据 线条
在 这个 时间 将 是 interpreted 作 一个 控制 信号.
图.3 位 转移.
MBA607
数据 线条
稳固的;
数据 有效的
改变
的 数据
允许
SDA
SCL
8.2 开始 和 停止 情况
两个都 数据 和 时钟 线条 仍然是 高 当 这 总线 是 不 busy. 一个 高-至-低 转变 的 这 数据 线条, 当 这
时钟 是 高 是 定义 作 这 开始 情况 (s). 一个 低-至-高 转变 的 这 数据 线条 当 这 时钟 是 高 是
定义 作 这 停止 情况 (p).
图.4 定义 的 开始 和 停止 情况.
MBA608
SDA
SCL
P
停止 情况
SDA
SCL
S
开始 情况