july 1998
10
7.20.98
表格 14: 交流 定时 规格, 持续
除非 否则 陈述, v
DD
= 5.0v ± 10%, 非 加载 在 任何 输出, 和 包围的 温度 范围 t
一个
= 0°c 至 70°c. 参数 denoted 和 一个 asterisk ( * ) 代表 名义上的 描绘
数据 和 是 不 生产 测试 至 任何 明确的 限制. 在哪里 给, 最小值 和 最大值 描绘 数据 是
±
3
σ
从 典型.
参数 标识 情况/描述
时钟
(mhz)
最小值 典型值 最大值 单位
时钟 输出 (pclk)
32.000 48 52
40.000 48 52
50.000 48 52
职责 循环 * 从 rising 边缘 至 rising 边缘 在 2.5v
39.512 48 52
%
32.000 410
40.000 620
50.000 630
jitter, 绝对 (长 期) * t
j(ab)
量过的 从 rising 边缘 至 1
st
rising
边缘 之后 0.1s 在 2.5v;
C
L
= 15pf, f
REF
= 27mhz
39.512 620
ps
32.000 430
40.000 460
50.000 530
jitter, 时期 *
t
j(
∆
p)
量过的 在 这 rising edges 在 2.5v;
C
L
= 15pf, f
REF
= 27mhz
39.512 670
ps
上升 时间 * t
r
V
O
= 0.5v 至 4.5v; c
L
= 15pf 3.6 ns
下降 时间 * t
f
V
O
= 4.5v 至 0.5v; c
L
= 15pf 2.4 ns
时钟 stabilization * t
STB
输出 起作用的 从 电源-向上 400
µ
s
时钟 输出 (clk27)
职责 循环 *
结晶 振荡器 频率 输出, 从 rising
边缘 至 rising 边缘 在 2.5v
27 44 48 %
时钟 stabilization 时间 * t
STB
输出 起作用的 从 电源-向上 150
µ
s
上升 时间 * t
r
V
O
= 0.5v 至 4.5v; c
L
= 15pf 3.8 ns
下降 时间 * t
f
V
O
= 4.5v 至 0.5v; c
L
= 15pf 2.9 ns
表格 15: 串行 接口 定时 规格
除非 否则 陈述, v
DD
= 5.0v ± 10%, 非 加载 在 任何 输出, 和 包围的 温度 范围 t
一个
= 0°c 至 70°c. 参数 denoted 和 一个 asterisk ( * ) 代表 名义上的 描绘
数据 和 是 不 生产 测试 至 任何 明确的 限制. 在哪里 给, 最小值 和 最大值 描绘 数据 是
±
3
σ
从 典型.
参数 标识 情况/描述 最小值 最大值 单位
sclk 时钟 频率 f
SCLK
0 100 kHz
设置 向上 时间, 加载 t
su:ld
SLOAD 4.7
µ
s
支撑 时间, 加载 t
hd:ld
SLOAD 4.0
µ
s
设置 向上 时间, 数据 t
su:dat
SDATA 250 ns
支撑 时间, 数据 t
hd:dat
SDATA 0
µ
s
上升 时间 t
r
sdata, sclk 1000 ns
下降 时间 t
f
sdata, sclk 300 ns
高 时间, 串行 时钟 t
H
SCLK 4.0
µ
s
低 时间, 串行 时钟 t
L
SCLK 4.7
µ
s