数据 薄板 m12650ejbv0ds00
18
µ
µµ
µ
pd45128441, 45128841, 45128163
(3/3)
电流 状态 /cs /ras /cas /我们 地址 Command Action 注释
写 recovering H
××××
DESL Nop
→
enter 行 起作用的 之后 t
DPL
LHHH
×
NOP Nop
→
enter 行 起作用的 之后 t
DPL
LHHL
×
BST Nop
→
enter 行 起作用的 之后 t
DPL
L H L H ba, ca, a10 读/reada 开始 读, 决定 ap 8
L H L L ba, ca, a10 writ/writa 新 写, 决定 ap
L L H H ba, ra ACT ILLEGAL 3
L L H L ba, a10 前/pall ILLEGAL 3
LLLH
×
ref/自 ILLEGAL
llllop-代号 MRS ILLEGAL
写 recovering H
××××
DESL Nop
→
enter precharge 之后 t
DPL
和 自动 precharge L H H H
×
NOP Nop
→
enter precharge 之后 t
DPL
LHHL
×
BST Nop
→
enter precharge 之后 t
DPL
L H L H ba, ca, a10 读/reada ILLEGAL 3, 8
L H L L ba, ca, a10 writ/writa ILLEGAL 3
L L H H ba, ra ACT ILLEGAL 3
L L H L ba, a10 前/pall ILLEGAL
LLLH
×
ref/自 ILLEGAL
llllop-代号 MRS ILLEGAL
Refreshing H
××××
DESL Nop
→
enter 空闲 之后 t
RC
LHH
××
nop/bst Nop
→
enter 空闲 之后 t
RC
LHL
××
读/writ ILLEGAL
LLH
××
act/前/pall
ILLEGAL
LLL
××
ref/自/mrs
ILLEGAL
模式 寄存器 H
××××
DESL Nop
→
enter 空闲 之后 t
RSC
accessing L H H H
×
NOP Nop
→
enter 空闲 之后 t
RSC
LHHL
×
BST ILLEGAL
LHL
××
读/writ ILLEGAL
LL
×××
act/前/pall/
ref/自/mrs
ILLEGAL
注释 1.
所有 entries 假设 那 cke 是 起作用的 (高 水平的) 在 这 preceding 时钟 循环.
2.
如果 所有 banks 是 空闲, 和 cke 是 inactive (低 水平的),
µ
PD45128xxx will enter 电源 向下 模式.
所有 输入 缓存区 除了 cke 将 是 无能.
3.
illegal 至 bank 在 指定 states; 函数 将 是 legal 在 这 bank 表明 用 bank 地址 (ba),
取决于 在 这 状态 的 那 bank.
4.
如果 所有 banks 是 空闲, 和 cke 是 inactive (低 水平的),
µ
PD45128xxx will enter 自 refresh 模式. 所有 输入
缓存区 除了 cke 将 是 无能.
5.
illegal 如果 t
RCD
是 不 satisfied.
6.
illegal 如果 t
RAS
是 不 satisfied.
7.
必须 satisfy burst 中断 情况.
8.
必须 satisfy 总线 contention, 总线 转变 周围, 和/或者 写 恢复 (所需的)东西.
9.
必须 掩饰 preceding 数据 这个 don't satisfy t
DPL
.
10.
illegal 如果 t
RRD
是 不 satisfied.
Remark
h = 高 水平的, l = 低 水平的,
×
= 高 或者 低 水平的 (don’t 小心), v = 有效的 数据