sprs079e – october 1998 – 修订 8月 2000
26
邮递 办公室 盒 1443
•
houston, 德州 77251–1443
dma 频道 中断 选择
这 dma 控制 能 发生 一个 cpu 中断 为 各自 的 这 六 途径. 不管怎样, 这 中断 来源
为 途径 0,1, 2, 和 3 是 多路复用 和 其它 中断 来源. dma 途径 2 和 3 share 一个 中断
线条和 这 receive 和 transmit portions 的 mcbsp1 (imr/ifr 位 10 和 11), 和 dma 频道 1 shares 一个
中断 线条 和 计时器 1 (imr/ifr 位 7). 这 中断 源 为 dma 频道 0 是 shared 和 一个 保留
中断 源. 当 这 ’5402 是 重置, 这 中断 从 这些 四 dma 途径 是 deselected. 这
INTSEL位 地方 在 这 dma 频道 priority 和 使能 控制 (dmprec) 寄存器 能 是 使用 至 选择 这些
中断, 作 显示 在 表格 8.
表格 8. dma 频道 中断 选择
intsel 值 imr/ifr[6] imr/ifr[7] imr/ifr[10] imr/ifr[11]
00b (重置) 保留 TINT1 BRINT1 BXINT1
01b 保留 TINT1 DMAC2 DMAC3
10b DMAC0 DMAC1 DMAC2 DMAC3
11b 保留