12.0 microwire/加
(持续)
arrangement 和 这 内部的 时钟 源 是 called 这
主控 模式 的 运作. similarly, 运行 这
microwire/加 arrangement 和 一个 外部 变换 时钟
是 called 这 从动装置 模式 的 运作.
这 CNTRL 寄存器 是 使用 至 配置 和 控制 这
microwire/加 模式. 至 使用 这 microwire/加,
这 MSEL 位 在 这 CNTRL 寄存器 是 设置 至 一个. 在 这
主控 模式, 这 SK 时钟 比率 是 选择 用 这 二 位,
SL0 和 sl1, 在 这 CNTRL 寄存器.
表格 10
详细信息 这
不同的 时钟 比率 那 将 是 选择.
表格 10. microwire/加
主控 模式 时钟 选择
SL1 SL0 SK 时期
0 0 2xt
C
0 1 4xt
C
1 x 8xt
C
在哪里 t
C
是 这 操作指南 循环 时钟
12.1 microwire/加 运作
设置 这 BUSY 位 在 这 PSW 寄存器 导致 这
microwire/加 至 开始 shifting 这 数据. 它 gets 重置
当 第八 数据 位 有 被 shifted. 这 用户 将 重置
这 BUSY 位 用 软件 至 准许 较少 比 8 位 至 变换. 如果
使能, 一个 中断 是 发生 当 第八 数据 位 有
被 shifted. 这 设备 将 enter 这 microwire/加
模式 也 作 一个 主控 或者 作 一个 从动装置.
图示 28
显示 如何
二 微控制器 设备 和 一些 peripherals 将 是
interconnected 使用 这 microwire/加 arrangements.
警告
这 SIO 寄存器 应当 仅有的 是 承载 当 这 SK 时钟 是
在 这 空闲 阶段. 加载 这 SIO 寄存器 当 这 SK 时钟
是 在 这 起作用的 阶段, 将 结果 在 未阐明的 数据 在 这 SIO
寄存器.
设置 这 BUSY 标记 当 这 输入 SK 时钟 是 在 这
起作用的 阶段 当 在 这 microwire/加 是 在 这 从动装置
模式 将 导致 这 电流 SK 时钟 为 这 SIO 变换
寄存器 至 是 narrow. 为 安全, 这 BUSY 标记 应当 仅有的
是 设置 当 这 输入 SK 时钟 是 在 这 空闲 阶段.
12.1.1 microwire/加 主控 模式 运作
在 这 microwire/加 主控 模式 的 运作 这
变换 时钟 (sk) 是 发生 内部. 这 MICROWIRE
主控 总是 initiates 所有 数据 exchanges. 这 MSEL 位 在
这 CNTRL 寄存器 必须 是 设置 至 使能 这 所以 和 SK
功能 面向 这 G 端口. 这 所以 和 SK 管脚 必须 也 是
选择 作 输出 用 设置 适合的 位 在 这 端口 G
配置 寄存器. 在 这 从动装置 模式, 这 变换 时钟
stops 之后 8 时钟 脉冲.
表格 11
summarizes 这 位
settings 必需的 为 主控 模式 的 运作.
10131732
图示 28. microwire/加 应用
COP8SG 家族
www.国家的.com43