首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:355088
 
资料名称:ICS952302yGLF-T
 
文件大小: 128.07K
   
说明
 
介绍:
Frequency Generator for TransmetaTM
 
 


: 点此下载
  浏览型号ICS952302yGLF-T的Datasheet PDF文件第1页
1

2
浏览型号ICS952302yGLF-T的Datasheet PDF文件第3页
3
浏览型号ICS952302yGLF-T的Datasheet PDF文件第4页
4
浏览型号ICS952302yGLF-T的Datasheet PDF文件第5页
5
浏览型号ICS952302yGLF-T的Datasheet PDF文件第6页
6
浏览型号ICS952302yGLF-T的Datasheet PDF文件第7页
7
浏览型号ICS952302yGLF-T的Datasheet PDF文件第8页
8
浏览型号ICS952302yGLF-T的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
ICS952302
0957b—10/05/04
管脚 描述
管脚 # 管脚 名字
管脚
类型
描述
1 VDDREF PWR ref, xtal
power supply, 名义上的 3.3v
2 REF0 输出 14.318 mhz 涉及 时钟.
3 GNDREF PWR 地面
p在 为 这 ref 输出puts.
4X1 INCr
ystal 在put, nominally14.318mhz.
5 X2 输出 Cr
ystal 输出put, nominally14.318mhz
6 VDDPCI PWR 电源 su
pply为 pci clocks, 名义上的 3.3v
7 pciclk_f0 输出 自由 runnin
gpci 时钟 不 影响 bypci_stop# .
8 pciclk_f1 输出 自由 runnin
gpci 时钟 不 影响 bypci_stop# .
9 GNDPCI PWR 地面
p在 为 这 pci 输出puts
10 PCICLK0 输出 pci 时钟 输出
put.
11 PCICLK1 输出 pci 时钟 输出
put.
12 pciclk_f2 输出 自由 runnin
gpci 时钟 不 影响 bypci_stop# .
13 pciclk_f3 输出 自由 runnin
gpci 时钟 不 影响 bypci_stop# .
14 VDDPCI PWR 电源 su
pply为 pci clocks, 名义上的 3.3v
15 PCICLK2 输出 pci 时钟 输出
put.
16 GNDPCI PWR 地面
p在 为 这 pci 输出puts
17 n/c n/c 非 连接.
18 n/c n/c 非 连接.
19 VDDCOR PWR 3.3v
power 为 这 pll 核心.
20 pci_stop# Sto
ps 所有 pciclks 在 logic 0 水平的, 当 低. 自由 runningpciclks 是 不 effected by这个 在put.
21 **PD#
异步的 起作用的 低 输入 管脚, 和 120kohm 内部的 拉-向上 电阻, 使用 至 电源 向下 这 设备. 这
内部的 clocks 是 无能 和 这 vco 和 这 结晶 是 stopped.
22 GND48 PWR 地面
p在 为 这 48mhz 输出puts
23 SDATA i/o 数据
p在 为 smbus circuitry, 5v tolerant.
24 SCLK 时钟
p在 的 smbus circuitry, 5v tolerant.
25 48mhz_0 输出 48mhz 时钟 输出
put.
26 48mhz_1 输出 48mhz 时钟 输出
put.
27 VDD48 PWR 电源
p在 为 这 48mhz 输出put.3.3v
28 GND48 PWR 地面
p在 为 这 48mhz 输出puts
29 n/c n/c 非 连接.
30 n/c n/c 非 连接.
31 n/c n/c 非 连接.
32 27MHZ 输出 27.0000mhz video 时钟 为 ati chi
p设置
33 PWR 地面
p在.
34 VDD27 PWR 电源
p在 为 这 27mhz 输出put.3.3v
35 n/c n/c 非 连接.
36 VDD PWR 电源 su
pply, 名义上的 3.3v
37 n/c n/c 非 连接.
38 OE*
起作用的 高 输入 为 enabling 记忆 频道 输出.
0 = 触发-状态 输出
puts,1= 使能 输出puts
39 n/c n/c 非 连接.
40 PWR 地面
p在.
41 cpu_stop# Sto
ps 所有 cpuclk, except 那些 设置 至 是 自由 runningclocks
42 cpuclk_f 输出 自由 runnin
gcpu 时钟. 不 影响 by这 cpu_stop#.
43 CPUCLK1 输出 cpu 时钟 输出
puts. 3.3v
44 GNDCPU PWR 地面
p在 为 这 cpu 输出puts
45 CPUCLK0 输出 cpu 时钟 输出
puts. 3.3v
46 n/c n/c 非 连接.
47 VDDCPU PWR Su
pply为 cpu clocks, 3.3v 名义上的
48 REF1 输出 14.318 mhz 涉及 时钟.
* 内部的 拉-向上 电阻 ** 非 二极管 clamp 至 vdd.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com