www.国家的.com 2 修订 1.0
Geode™ GX1 处理器 序列
当 这 x86 核心 提供 最大 兼容性 和
这 vast 数量 的 互联网 内容 有, 这 intelligent
integration 的 一些 其它 功能, 此类 作 音频的 和
graphics, 提供 一个 真实 系统-水平的 多媒体 解决方案.
这 Geode GX1 处理器 核心 是 一个 proven x86 设计
那 提供 competitive 效能. 它 包含 integer 和
floating 要点 执行 单位 为基础 在 sixth-一代
技术. 这 integer 核心 包含 一个 单独的, five-平台
执行 pipeline 和 提供 先进的 特性 此类 作
operand forwarding, branch 目标 缓存区, 和 extensive
写 buffering. Accesses 至 这 16 KB 写-后面的 L1 cache
是 dynamically reordered 至 eliminate pipeline stalls 当
fetching operands.
在 增加 至 这 先进的 CPU 特性, 这 GX1 proces-
sor integrates 一个 host 的 功能 典型地 执行
和 外部 组件. 一个 全部 函数 graphics acceler-
ator 包含 一个 VGA (video graphics 排列) 控制, 位-
BLT engine, 和 一个 ROP (raster 行动) 单位 为
完全 GUI (graphical 用户 接口) acceleration
下面 大多数 运行 系统. 一个 显示 控制 con-
tains 额外的 video buffering 至 使能 >30 fps MPEG1
playback 和 video overlay 当 使用 和 一个 国家的
半导体 Geode i/o 或者 graphics companion 碎片
(e.g., CS5530 或者 cs9211). Graphics 和 系统 记忆
accesses 是 supported 用 一个 tightly 结合 SDRAM con-
troller 这个 排除 这 需要 为 一个 外部 L2 cache.
一个 PCI host 控制 支持 向上 至 三 总线 masters 为
额外的 connectivity 和 多媒体 能力.
这 GX1 处理器 也 包含 模拟的 系统
Architecture
®
(vsa™) 技术. VSA 技术
使能 这 XpressGRAPHICS 和 XpressAUDIO sub-
系统. 软件 handlers 是 有 那 提供 全部
兼容性 为 工业 标准 VGA 和 16-位 音频的
功能 那 是 transparent 在 这 运行 系统 水平的.
一起 这 国家的 半导体 i/o companion 和
GX1 处理器 Geode 设备 提供 一个 可称量的, 有伸缩性的,
低-电源, 系统-水平的 解决方案 好 suited 为 一个 宽
排列 的 信息 器具 ranging 从 hand-使保持
个人的 信息 进入 设备 至 数字的 设置-顶
boxes 和 薄的 clients.
特性
一般 特性
包装:
— 352-终端 球 Grid 排列 (bga) 或者
— 320-管脚 Staggered 管脚 Grid 排列 (spga)
0.18-micron 四 layer metal CMOS 处理
分割 栏杆 设计:
— 有 1.6v, 1.8v, 或者 2.0v 核心
— 3.3v i/o 接口
全部地 静态的 设计
低 典型 电源 消耗量:
— 0.8w @ 1.6v/200 MHz
— 1.2w @ 2.0v/300 MHz
便条:
典型 电源 消耗量 是 定义 作 一个 aver-
age, 量过的 运动 Windows 在 80% 起作用的
空闲 (suspend-在-halt) 和 一个 显示 决议 的
800x600x8 bpp @ 75 hz.
Speeds offered 向上 至 300 MHz
Unified 记忆 Architecture
— 框架 缓存区 和 video 记忆 reside 在 主要的
记忆
— 降低 PCB (打印 电路 板) 范围 需要-
ments
— 减少 系统 费用
兼容 和 多样的 Geode i/o companion 设备
提供 用 国家的 半导体
32-位 x86 处理器
支持 Intel’s MMX 操作指南 设置 extension 为 这
acceleration 的 多媒体 产品
16 KB unified L1 cache
六-平台 pipelined integer 单位
整体的 Floating 要点 单位 (fpu)
记忆 管理 单位 (mmu) adheres 至 标准
paging mechanisms 和 optimizes 代号 fetch perfor-
mance:
— 加载-store reordering 给 priority 至 记忆 读
— 记忆-读 bypassing 排除 unnecessary 或者
redundant 记忆 读
re-entrant 系统 管理 模式 (smm)
增强 为 VSA 技术