HA13158A
rev.2, jul. 1999, 页 7 的 15
要点 的 应用 板 设计
1. 注释 在 应用 板’s 模式 设计
•
为 增加 稳固, 这 连接 线条 的 v
CC
和 outgnd 是 更好的 至 是 制造 wider 和 更小的
阻抗.
•
为 增加 稳固, 它 是 更好的 至 放置 这 电容 在 v
CC
和 地 (0.1
µ
f) 关闭 至 ic.
•
它 是 更好的 至 放置 这 grounding 的 电阻 (rg), 在 输入 线条 和 地面, 关闭 至 ingnd (管脚
12) 因为 如果 outgnd 是 连接 至 这 线条 在 rg 和 ingnd, thd 将 变为 worse 预定的
至 电流 从 outgnd.
Rg
0.1
µ
FV
CC
1
12
6
5
4
3
图示 1 注释 在 应用 板’s 模式 设计
2. 如何 至 减少 这 popping 噪音 用 噪声抑制 电路
在 正常的 运行 电路, 噪声抑制 电路 运作 在 高 速 下面 1
µ
s.
在 情况 popping 噪音 变为 一个 问题, 它 是 可能 至 减少 这 popping 噪音 用 连接
电容, 这个 确定 这 切换 时间 常量, 在 管脚 10 和 地. (下列的 图示
2)
我们 推荐 值 的 电容 更好 然后 1
µ
f.
也 transitional popping 噪音 能 是 减少 sharply 用 噪声抑制 在之前 v
CC
和 备用物品 是 开关.
0 v
5 v
7.5 k
Ω
4.7
µ
F
10
噪声抑制
控制
图示 2 如何 至 使用 噪声抑制 电路
表格 1 噪声抑制 开关 时间
c (
µ
µµ
µ
f) 在 时间 止 时间
nothing 下面 1
µ
s 下面 1
µ
s
0.47 2 ms 2 ms
4.7 19 ms 19 ms