首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:370562
 
资料名称:HCPL-193K-600
 
文件大小: 229.31K
   
说明
 
介绍:
Dual Channel Line Receiver Dual Channel Line Receiver Dual Channel Line Receiver
 
 


: 点此下载
  浏览型号HCPL-193K-600的Datasheet PDF文件第3页
3
浏览型号HCPL-193K-600的Datasheet PDF文件第4页
4
浏览型号HCPL-193K-600的Datasheet PDF文件第5页
5
浏览型号HCPL-193K-600的Datasheet PDF文件第6页
6

7
浏览型号HCPL-193K-600的Datasheet PDF文件第8页
8
浏览型号HCPL-193K-600的Datasheet PDF文件第9页
9
浏览型号HCPL-193K-600的Datasheet PDF文件第10页
10
浏览型号HCPL-193K-600的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
7
参数 标识 典型值 单位 测试 情况 图. 便条
阻抗 (输入-输出) R
i-o
10
12
V
i-o
= 500 v 直流 3, 13
电容 (输入-输出) C
i-o
1.7 pF f = 1 mhz 3, 13
输入-输入 绝缘 I
i-i
0.5 nA 45% 相关的 湿度, 11
泄漏 电流 V
i-i
= 500 vdc, t = 5 s
阻抗 (输入-输入) R
i-i
10
12
V
i-i
= 500 vdc 11
电容 (输入-输入) C
i-i
0.55 pF f = 1 mhz 11
传播 延迟 时间 的 使能 t
ELH
35 ns 6, 7 3, 7
从 v
EH
至 v
EL
R
L
= 510
, c
L
= 15 pf,
传播 延迟 时间 的 使能 t
EHL
35 ns I
I
= 13 毫安, v
EH
= 3 v, v
EL
= 0 v 6, 7 3, 8
从 v
EL
至 v
EH
输出 上升 时间 (10-90%) t
r
30 ns 3
R
L
= 510
, c
L
= 15 pf, i
I
= 13 毫安
输出 下降 时间 (90-10%) t
f
24 ns 3
输入 电容 C
I
60 pF f = 1 mhz, v
I
= 0, 3
管脚 1 至 2 或者 5 至 6
典型 规格
T
一个
= 25
°
c, v
CC
= 5 v
注释:
1. bypassing 的 这 电源 供应 线条 是 必需的, 和 一个 0.1
µ
f 陶瓷的 disc 电容 调整 至 各自 isolator. 这 电源 供应 总线
为 这 isolators 应当 是 独立的 从 这 总线 为 任何 起作用的 负载, 否则 额外的 绕过 电容 将 是 需要 至
压制 regenerative 反馈 通过 这 电源 供应.
2. 减额 成直线地 在 1.2 毫安/
°
c 在之上 t
一个
= 100
°
c.
3. 各自 频道.
4. 设备 考虑 一个 二 终端 设备: 管脚 1 通过 8 是 短接 一起, 和 管脚 9 通过 16 是 短接 一起.
5. 这 t
PLH
传播 延迟 是 量过的 表格 这 6.5 毫安 要点 在 这 trailing 边缘 的 这 输入 脉冲波 至 这 1.5 v 要点 在 这 trailing
边缘 的 这 输出 脉冲波.
6. 这 t
PHL
传播 延迟 是 量过的 从 这 6.5 毫安 要点 在 这 leading 边缘 的 这 输入 脉冲波 至 这 1.5 v 要点 在 这 leading
边缘 的 这 输出 脉冲波.
7. 这 t
ELH
使能 传播 延迟 是 量过的 从 这 1.5 v 要点 在 这 trailing 边缘 的 这 使能 输入 脉冲波 至 这 1.5 v 要点
在 这 trailing 边缘 的 这 输出 脉冲波.
8. 这 t
EHL
使能 传播 延迟 是 量过的 从 这 1.5 v 要点 在 这 leading 边缘 的 这 使能 输入 脉冲波 至 这 1.5 v 要点
在 这 leading 边缘 的 这 输出 脉冲波.
9. CM
H
是 这 最大 tolerable 比率 的 上升 的 这 一般 模式 电压 至 使确信 那 这 输出 将 仍然是 在 一个 高 逻辑 状态, i.e.
V
输出
> 2.0 v.
10. CM
L
是 这 最大 tolerable 比率 的 下降 的 这 一般 模式 电压 至 使确信 那 这 输出 将 仍然是 在 一个 低 逻辑 状态, i.e.
V
输出
< 0.8 v.
11. 量过的 在 调整 输入 leads 短接 一起, i.e. 在 1, 2 和 4 短接 一起 和 管脚 5, 6 和 8 短接
一起.
12. 非 外部 拉 向上 是 必需的 为 一个 高 逻辑 状态 在 这 使能 输入.
13. 量过的 在 管脚 1 和 2 或者 5 和 6 短接 一起, 和 管脚 10 通过 15 短接 一起.
14. 参数 将要 是 测试 作 部分 的 设备 最初的 描绘 和 之后 处理 改变. 参数 将要 是 有保证的 至 这
限制 指定 为 所有 lots 不 specifically 测试.
15. 标准 部分 receive 100% 测试 在 25
°
c (subgroups 1 和 9). hi-rel 和 smd 部分 receive 100% 测试 在 25, 125, 和 -55
°
C
(subgroups 1 和 9, 2 和 10, 3 和 11, respectively).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com