january 1995 2
飞利浦 半导体 产品 规格
quadruple d-类型 flip-flop
HEF40175B
MSI
描述
这 hef40175b 是 一个 quadruple 边缘-triggered d-类型
flip-flop 和 四 数据 输入 (d
0
至 d
3
), 一个 时钟 输入 (cp),
一个 overriding 异步的 主控 重置 输入 (mr), 四
缓冲 输出 (o
0
至 o
3
), 和 四 complementary
缓冲 输出 (
O
0
至 O
3
). 信息 在 d
0
至 d
3
是
transferred 至 o
0
至 o
3
在 这 低 至 高 转变 的
cp 如果 MR 是 高. 当 低, MR resets 所有 flip-flops
(o
0
至 o
3
= 低, O
0
至 O
3
= 高), 独立 的 cp
和 d
0
至 d
3
.
图.1 函数的 图解.
家族 数据, I
DD
限制 类别 MSI
看 家族 规格
hef40175bp(n): 16-含铅的 dil; 塑料
(sot38-1)
hef40175bd(f): 16-含铅的 dil; 陶瓷的 (cerdip)
(sot74)
hef40175bt(d): 16-含铅的 所以; 塑料
(sot109-1)
( ): 包装 designator 北 america
图.2 固定 图解.
固定
函数 表格
注释
1. h = 高 状态 (这 更多 积极的 电压)
L = 低 状态 (这 较少 积极的 电压)
X = 状态 是 不重要
= 积极的-going 转变
= 负的-going 转变
D
0
至 D
3
数据 输入
CP 时钟 输入 (低 至 高; 边缘-triggered)
MR 主控 重置 输入 (起作用的 低)
O
0
至 o
3
缓冲 输出
O
0
至 O
3
complementary 缓冲 输出
输入 输出
CP D
MR O O
HH H L
LH L H
X H 非 改变 非 改变
XXL L H