23
电源 Sequencing
这 HFA3842 提供 一个 号码 的 firmware 控制 端口
管脚 那 是 使用 为 controlling 这 电源 sequencing 和
其它 功能 在 这 front 终止 组件 的 这 phy.
小包装板盒 传递 需要 准确的 控制 的 这 无线电.
ideally, 活力 在 这 触角 ceases 之后 这 last 标识 的
信息 有 被 transmitted. additionally, 这
transmit/receive 转变 必须 是 控制 合适的 至 保护
这 接受者. 它's 也 重要的 至 应用 适合的
调制 至 这 PA 当 它's 起作用的.
Signaling sequences 为 这 beginning 和 终止 的 正常的
传送 是 illustrated 在 图示 25. 表格 10 lists
适用 延迟.
一个 传递 begins 和 PE2 作 显示 在 图示 25. next,
这 transmit/receive 转变 是 配置 为 传递 通过
这 差别的 一双 tr_sw 和 tr_sw_柱状. 这个 是
followed 用 tx_pe 这个 activates 这 transmit 状态
机器 在 这 bbp. lastly, pa_pe activates 这 pa. 延迟
为 这些 信号 related 至 这 initiation 的 传递 是
关联 至 pe2.
立即 之后 这 最终 数据 位 有 被 clocked 输出 的
这 hfa3842, tx_pe 是 de-asserted. 这 HFA3842 然后
waits 为 TXRDY 至 go inactive, signaling 那 这 BBP 有
modulated 这 最终 信息-rich 标识. 它 然后
立即 de-asserts pa_pe followed 用 放置 这
transmit/receive 转变 在 这 receive 位置 和 ending
和 PE2 going 高. 延迟 为 这些 信号 related 至 这
末端 的 传递 是 关联 至 这 rising 边缘
的 pe2.
PE1 和 PE2 encoding 详细信息 是 建立 在 表格 11.
便条 那 在 正常的 receive 和 transmit 运作 那
PE1 是 静态的 和 PE2 toggles 为 receive 和 transmit
.
表格 10. TRANSMIT 控制 定时 规格
参数 标识 延迟 容忍 单位
PE2toTRSwitch t
D1
2
±
0.1
µ
s
PE2 至 pa_pe t
D3
3
±
0.1
µ
s
pa_pe 至 PE2 t
D4
3
±
0.1
µ
s
TR 转变 至 PE2 t
D5
2
±
0.1
µ
s
图示 25. TRANSMIT 控制 信号 SEQUENCING
PE1
PE2
tr_sw
tr_sw_柱状
tx_pe
tx_rdy
PA_PE
t
D1
t
D5
t
D3
t
D4
表格 11. 电源 使能 STATES
PE1 PE2 pll_pe
PowerDownState 001
Receive 状态 1 1 1
Transmit 状态 1 0 1
PLLActiveState 0 1 1
PLL 使不能运转 状态 X X 0
便条:
22. pll_pe 是 控制 通过 这 串行 接口, 和 能 是 使用 至
使不能运转 这 内部的 synthesizer, 这 真实的 synthesizer 控制 是
一个 和 函数 的 pll_pe, 和 一个 结果 的 这 或者 函数 的
PE1 和 pe2. PE1 和 PE2 将 直接地 控制 这 电源
使能 符合实际 的 这 LO 缓存区(s)/阶段 shifter.
表格 11. 电源 使能 STATES
PE1 PE2 pll_pe
HFA3842