首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:392652
 
资料名称:S29AL016D70TFI023
 
文件大小: 1037.08K
   
说明
 
介绍:
16 MEGABIT CMOS 3.0 VOLT ONLY BOOT SECTOR FLASH MEMORY
 
 


: 点此下载
  浏览型号S29AL016D70TFI023的Datasheet PDF文件第8页
8
浏览型号S29AL016D70TFI023的Datasheet PDF文件第9页
9
浏览型号S29AL016D70TFI023的Datasheet PDF文件第10页
10
浏览型号S29AL016D70TFI023的Datasheet PDF文件第11页
11

12
浏览型号S29AL016D70TFI023的Datasheet PDF文件第13页
13
浏览型号S29AL016D70TFI023的Datasheet PDF文件第14页
14
浏览型号S29AL016D70TFI023的Datasheet PDF文件第15页
15
浏览型号S29AL016D70TFI023的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
12 S29AL016D
s29al016d_00_a2 12月 17, 2004
初步的
备用物品 模式
当 这 系统 是 不 读 或者 writing 至 这 设备, 它 能 放置 这 设备
在 这 备用物品 模式. 在 这个 模式, 电流 消耗量 是 非常 减少, 和
这 输出 是 放置 在 这 高 阻抗 状态, 独立 的 这 oe#
输入.
这 设备 enters 这 cmos 备用物品 模式 当 这 ce# 和 reset# 管脚 是
两个都 使保持 在 v
CC
±
0.3 v. (便条 那 这个 是 一个 更多 restricted 电压 范围 比
V
IH
.) 如果 ce# 和 reset# 是 使保持 在 v
IH
, 但是 不 在里面 v
CC
±
0.3 v, 这 设备
将 是 在 这 备用物品 模式, 但是 这 备用物品 电流 将 是 更好. 这 设备
需要 标准 进入 时间 (t
CE
) 为 读 进入 当 这 设备 是 在 也
的 这些 备用物品 模式, 在之前 它 是 准备好 至 读 数据.
如果 这 设备 是 deselected 在 erasure 或者 程序编制, 这 设备 牵引 交流-
tive 电流 直到 这 运作 是 完成.
在 这直流 特性表格, i
CC3
和 i
CC4
代表 这 备用物品 电流
规格.
自动 睡眠 模式
这 自动 睡眠 模式 降低 flash 设备 活力 消耗量. 这 de-
恶行 automatically 使能 这个 模式 当 地址 仍然是 稳固的 为 t
ACC
+ 30
ns. 这 自动 睡眠 模式 是 独立 的 这 ce#, we#, 和 oe# 控制
信号. 标准 地址 进入 timings 提供 新 数据 当 地址 是
changed. 当 在 睡眠 模式, 输出 数据 是 latched 和 总是 有 至 这
系统. i
CC4
在 这直流 特性表格 代表 这 自动 睡眠 模式
电流 规格.
reset#: 硬件 重置 管脚
这 reset# 管脚 提供 一个 硬件 方法 的 resetting 这 设备 至 读
排列 数据. 当 这 系统 驱动 这 reset# 管脚 至 v
IL
为 在 least 一个 时期 的
t
RP
, 这 设备
立即 terminates
任何 运作 在 progress, tristates 所有
数据 输出 管脚, 和 ignores 所有 读/写 attempts 为 这 持续时间 的 这 re
-
set# 脉冲波. 这 设备 也 resets 这 内部的 状态 机器 至 读 排列
数据. 这 运作 那 是 interrupted 应当 是 reinitiated once 这 设备 是
准备好 至 接受 另一 command sequence, 至 确保 数据 integrity.
电流 是 减少 为 这 持续时间 的 the reset# 脉冲波. 当 reset# 是 使保持
在 v
SS
±0.3 v, 这 设备 牵引 cmos 备用物品 电流 (i
CC4
). 如果 reset# 是 使保持
在 v
IL
但是 不 在里面 v
SS
±0.3 v, 这 备用物品 电流 将 是 更好.
这 reset# 管脚 将 是 系 至 这 系统 重置 电路系统. 一个 系统 重置 将
因此 也 重置 这 flash 记忆, enabling 这 系统 至 读 这 激励-向上 firm
-
ware 从 这 flash 记忆.
如果 reset# 是 asserted 在 一个 程序 或者 擦掉 运作, 这 ry/by# 管脚 re-
mains 一个 “0” (busy) 直到 这 内部的 重置 运作 是 完全, 这个 需要
一个 时间 的 t
准备好
(在 embedded algorithms). 这 系统 能 因此 监控 ry/
by# 至 决定 whether 这 重置 运作 是 完全. 如果 reset# 是 asserted
当 一个 程序 或者 擦掉 运作 是 不 executing (ry/by# 管脚 是 “1”), 这 重置
运作 是 完成 在里面 一个 时间 的 t
准备好
(不 在 embedded algorithms).
这 系统 能 读 数据 t
RH
之后 这 reset# 管脚 returns 至 v
IH
.
谈及 至 这交流 特性tables 为 reset# 参数 和 至图示 14
为 这 定时 图解.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com