六月 16, 2005 s29al008d_00a3
S29AL008D 13
数据 薄板
这 设备 enters 这 cmos 备用物品 模式 当 这 ce# 和 reset# 管脚 是
两个都 使保持 在 v
CC
±
0.3 v. (便条 那 这个 是 一个 更多 restricted 电压 范围 比
V
IH
.) 如果 ce# 和 reset# 是 使保持 在 v
IH
, 但是 不 在里面 v
CC
±
0.3 v, 这 设备
是 在 这 备用物品 模式, 但是 这 备用物品 电流 是 更好. 这 设备 需要
标准 进入 时间 (t
CE
) 为 读 进入 当 这 设备 是 在 也 的 这些
备用物品 模式, 在之前 它 是 准备好 至 读 数据.
如果 这 设备 是 deselected 在 erasure 或者 程序编制, 这 设备 牵引 交流-
tive 电流 直到 这 运作 是 完成.
在 这直流 特性表格, i
CC3
和 i
CC4
代表 这 备用物品 电流
规格.
自动 睡眠 模式
这 自动 睡眠 模式 降低 flash 设备 活力 消耗量. 这 de-
恶行 automatically 使能 这个 模式 当 地址 仍然是 稳固的 为 t
ACC
+ 30
ns. 这 自动 睡眠 模式 是 独立 的 这 ce#, we#, 和 oe# 控制
信号. 标准 地址 进入 timings 提供 新 数据 当 地址 是
changed. 当 在 睡眠 模式, 输出 数据 是 latched 和 总是 有 至 这
系统. i
CC4
在 这直流 特性表格 代表 这 自动 睡眠 模式
电流 规格.
reset#: 硬件 重置 管脚
这 reset# 管脚 提供 一个 硬件 方法 的 resetting 这 设备 至 读
排列 数据. 当 这 reset# 管脚 是 驱动 低 为 在 least 一个 时期 的 t
RP
, 这
设备
立即 terminates
任何 运作 在 progress, tristates 所有 输出
管脚, 和 ignores 所有 读/写 commands 为 这 持续时间 的 这 reset# 脉冲波.
这 设备 也 resets 这 内部的 状态 机器 至 读 排列 数据. 这 运算
-
限定 那 是 interrupted 应当 是 reinitiated once 这 设备 是 准备好 至
接受 另一 command sequence, 至 确保 数据 integrity.
电流 是 减少 为 这 持续时间 的 the reset# 脉冲波. 当 reset# 是 使保持
在 v
SS
±0.3 v, 这 设备 牵引 cmos 备用物品 电流 (i
CC4
). 如果 reset# 是 使保持
在 v
IL
但是 不 在里面 v
SS
±0.3 v, 这 备用物品 电流 是 更好.
这 reset# 管脚 将 是 系 至 这 系统 重置 电路系统. 一个 系统 重置 将
因此 也 重置 这 flash 记忆, enabling 这 系统 至 读 这 激励-向上 firm
-
ware 从 这 flash 记忆.
如果 reset# 是 asserted 在 一个 程序 或者 擦掉 运作, 这 ry/by# 管脚 re-
mains 一个
0
(busy) 直到 这 内部的 重置 运作 是 完全, 这个 需要 一个
时间 的 t
准备好
(在 embedded algorithms). 这 系统 能 因此 监控 ry/
by# 至 决定 whether 这 重置 运作 是 完全. 如果 reset# 是 asserted
当 一个 程序 或者 擦掉 运作 是 不 executing (ry/by# 管脚 是
1
), 这 重置
运作 是 完成 在里面 一个 时间 的 t
准备好
(不 在 embedded algorithms).
这 系统 能 读 数据 t
RH
之后 这 reset# 管脚 returns 至 v
IH
.
谈及 至
交流 特性, 在 页38
为 reset# 参数 和 至图示
14, 在 页 39为 这 定时 图解.
输出 使不能运转 模式
当 这 oe# 输入 是 在 v
IH
, 输出 从 这 设备 是 无能. 这 输出 管脚
是 放置 在 这 高 阻抗 状态.