飞利浦 半导体
SC16C550B
5 v, 3.3 v 和 2.5 v uart 和 16-字节 fifos
产品 数据 rev. 02 — 14 12月 2004 22 的 47
9397 750 14446
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
transmit 运作 在 模式 ‘1’:
当 这 sc16c550b 是 在 先进先出
模式 (fcr[0] = 逻辑 1; fcr[3] = 逻辑 1), 这
txrdy 管脚 将 是 一个
逻辑 1 当 这 transmit 先进先出 是 完全地 全部. 它 将 是 一个 逻辑 0 如果 一个
或者 更多 先进先出 locations 是 empty.
receive 运作 在 模式 ‘1’:
当 这 sc16c550b 是 在 先进先出
模式 (fcr[0] = 逻辑 1; FCR[3] = 逻辑 1) 和 这 触发 水平的 有 被
reached, 或者 一个 Receive 时间-输出 有 occurred, 这
RXRDY 管脚 将 go 至
一个 逻辑 0. once 使活动, 它 将 go 至 一个 逻辑 1 之后 那里 是 非 更多
characters 在 这 先进先出.
2 FCR[2] xmit 先进先出 重置.
逻辑 0 = 非 先进先出 transmit 重置 (正常的 default 情况).
逻辑 1 = clears 这 内容 的 这 transmit 先进先出 和 resets 这
先进先出 计数器 逻辑 (这 transmit 变换 寄存器 是 不 cleared 或者
改变). 这个 位 将 返回 至 一个 逻辑 0 之后 clearing 这 先进先出.
1 FCR[1] rcvr 先进先出 重置.
逻辑 0 = 非 先进先出 receive 重置 (正常的 default 情况).
逻辑 1 = Clears 这 内容 的 这 receive 先进先出 和 resets 这 先进先出
计数器 逻辑 (这 receive 变换 寄存器 是 不 cleared 或者 改变). 这个
位 将 返回 至 一个 逻辑 0 之后 clearing 这 先进先出.
0 FCR[0] 先进先出 使能.
逻辑 0 = 使不能运转 这 transmit 和 receive 先进先出 (正常的 default
情况).
逻辑 1 = 使能 这 transmit 和 receive 先进先出.
这个 位 必须 是 一个
‘1’ 当 其它 fcr 位 是 写 至, 或者 它们 将 不 是
编写程序.
表格 12: rcvr 触发 水平
FCR[7] FCR[6] rx 先进先出 触发 水平的 (字节)
001
014
108
1114
表格 11: 先进先出 控制 寄存器 位 描述
…continued
位 标识 描述