飞利浦 半导体
ISP1161A
全部-速 usb 单独的-碎片 host 和 设备 控制
产品 数据 rev. 03 — 23 12月 2004 12 的 134
9397 750 13962
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
7.6 GoodLink
indication 的 一个 好的 usb 连接 是 提供 在 管脚 gl 通过 goodlink
技术. 在 enumeration, 这 led 指示信号 将 blink 在 短促地. 当
这 直流 有 被 successfully enumerated (这 设备 地址 是 设置), 这 led
指示信号 将 仍然是 permanently 在. 在之上 各自 successful 小包装板盒 转移 (和
ack) 至 和 从 这 isp1161a 这 led 将 blink 止 为 100 ms. 在 ‘suspend’
状态 这 led 将 仍然是 止.
这个 特性 提供 一个 用户-friendly indication 的 这 状态 的 这 usb 设备, 这
连接 hub 和 这 usb traffic. 它 是 一个 有用的 field diagnostics tool 为 isolating
faulty 设备. 它 能 因此 帮助 至 减少 field 支持 和 hotline overhead.
8. 微处理器 总线 接口
8.1 编写程序 i/o (pio) 寻址 模式
一个 generic pio 接口 是 defined 为 速 和 使容易-的-使用. 它 也 准许 直接
接合 至 大多数 微控制器. 至 一个 微控制器, 这 ISP1161A 呈现 作 一个
记忆 设备 和 一个 16-位 数据 总线 和 使用 仅有的 二 地址 线条: A1 和 A0 至
进入 这 内部的 控制 寄存器 和 先进先出 缓存区 内存. 因此, 这 isp1161a
occupies 仅有的 四 i/o 端口 或者 四 记忆 locations 的 一个 微处理器. 外部
微处理器 能 读 从 或者 写 至 这 ISP1161A 内部的 控制 寄存器 和
先进先出 缓存区 内存 通过 这 编写程序 i/o (pio) 运行 模式. 图示 8 显示
这 编写程序 i/o 接口 在 一个 微处理器 和 一个 isp1161a.
8.2 dma 模式
这 isp1161a 也 提供 dma 模式 为 外部 微处理器 至 进入 它的
内部的 先进先出 缓存区 内存. 数据 能 是 transferred 用 dma 运作 在 一个
微处理器’s 系统 记忆 和 这 isp1161a 内部的 先进先出 缓存区 内存.
remark:
这 dma 运作 必须 是 控制 用 这 外部 微处理器
系统 dma 控制 (主控).
图 8. 编写程序 i/o 接口 在 一个 微处理器 和 一个 isp1161a.
004aaa086
D
[
15:0
]
RD
WR
CS
A2
IRQ2
微观的-
处理器
ISP1161A
D
[
15:0
]
µ
p 总线 i/F
RD
WR
CS
A1
A1
IRQ1
A0
INT1
INT2