飞利浦 半导体
ISP1122
usb 保卫-alone hub
产品 规格 rev. 03 — 29 march 2000 10 的 48
9397 750 07002
© 飞利浦 electronics n.v. 2000. 所有 权利 保留.
6.9 pll 时钟 乘法器
一个 6 至 48 mhz 时钟 乘法器 阶段-锁 循环 (pll) 是 整体的 在-碎片. 这个
准许 为 这 使用 的 低-费用 6 mhz crystals. 这 低 结晶 频率 也
降低 electro-有磁性的 干扰 (emi). 这 pll 需要 非 外部
组件.
6.10 overcurrent 发现
一个 overcurrent 发现 电路 为 downstream 端口 有 被 整体的 在-碎片. 它
是 自-reporting, resets automatically, 有 一个 低 trip 时间 和 需要 非 外部
组件. 两个都 单独的 和 global overcurrent 发现 是 supported.
6.11 I
2
c-总线 接口
一个 基本 串行 I
2
c-总线 接口 (单独的 主控, 100 khz) 是 提供 至 读 vid, PID
和 configuration 位 从 一个 外部 i
2
c-总线 可擦可编程只读存储器 (e.g. 飞利浦 pcf8582 或者
相等的). 在 重置 这 isp1122 读 6 字节 的 数据 从 这 外部 记忆.
这 i
2
c-总线 接口 定时 遵守 和 这 标准 模式 的 运作 作
描述 在
这 i
2
c-总线 和 如何 至 使用 它
, 顺序 号码 9398 393 40011.
7. 模式 的 运作
这 ISP1122 有 一些 模式 的 运作, 各自 相应的 和 一个 不同的 管脚
configuration. 模式 是 选择 用 意思 的 管脚 indv, 选项 和 sp/bp, 作
显示 在 Table 4.
[1] 端口 电源 切换: 逻辑 0 = ganged, 逻辑 1 = 单独的.
[2] 电源 模式: logic0=b美国-powered, 逻辑 1 = 自-powered (或者 混合的-powered).
[3] 非 overcurrent 发现.
[4] 非 电源 切换.
表格 4: 模式 选择
模式 INDV
[1]
选项 sp/bp
[2]
pswn/gln
(n = 1 至 4)
psw5/gl5/gpsw OCn
(n = 1 至 4)
oc5/goc
0000GoodLink ganged 电源 inactive global overcurrent
1001GoodLink ganged 电源 inactive global overcurrent
2010GoodLink ganged 电源 inactive
[3]
inactive
[3]
3011GoodLink
[4]
GoodLink
[4]
inactive global overcurrent
4100单独的 电源 inactive 单独的
overcurrent
inactive
5101单独的 电源 单独的 电源 单独的
overcurrent
单独的
overcurrent
6110单独的 电源 inactive inactive
[3]
inactive
[3]
7111GoodLink
[4]
GoodLink
[4]
单独的
overcurrent
单独的
overcurrent