运行 描述
(持续)
这 顶峰 电流 限制 是 设置 用 一个 外部 电阻 con-
nected 在 这 ILIMx 管脚 和 这 KSx 管脚. 一个 内部的
10µA 电流 下沉 在 这 ILIMx 管脚 生产 一个 电压
横过 这 电阻 至 设置 这 电流 限制 门槛 这个 是
对照的 至 这 电流 sense 电压. 一个 10nF 电容
横过 这个 电阻 是 必需的 至 过滤 unwanted 噪音 那
可以 improperly trip 这 电流 限制 比较器.
电流 限制 是 使活动 当 这 inductor 电流 是 高
足够的 至 导致 这 电压 在 这 RSNSx 管脚 至 是 更小的
比 那 的 这 ILIMx 管脚. 这个 toggles 这 比较器, 因此
turning 止 这 顶 场效应晶体管 立即. 这 比较器 是 dis-
abled 也 当 这 顶 场效应晶体管 是 转变 止 或者 在 这
leading 边缘 blanking 时间. 这 等式 为 电流 限制
电阻, R
lim
, 是 作 跟随:
(4)
在哪里 Ilim 是 这 加载 电流 在 这个 这 电流 限制
比较器 将 是 tripped.
当 感觉到 电流 横过 这 顶 场效应晶体管, 替代 Rsns 和
这 R
ds-在
的 这 场效应晶体管. 这个 计算 Rlim 值 guaran-
tees 那 这 最小 电流 限制 将 不 是 较少 比 imax.
它 是 推荐 那 一个 1% 容忍 电阻 是 使用.
当 感觉到 横过 这 顶 场效应晶体管, R
ds-在
将 显示 更多
变化 比 一个 电流 sense 电阻, largely 预定的 至 tem-
perature. R
ds-在
将 增加 均衡的 至 温度
符合 至 一个 明确的 温度 系数. 谈及 至 这
manufacturer’s 数据手册 至 决定 这 范围 的 R
ds-在
值 在 运行 温度 或者 看 这 组件
选择 部分 (等式 4) 为 一个 计算 的 最大
R
ds-在
. 这个 将 阻止 R
ds-在
变化 从 prematurely
设置 止 这 电流 限制 比较器 作 这 运行
温度 增加.
至 确保 精确 电流 感觉到 使用 V
DS
sense, 特定的
注意 在 板 布局 是 必需的. 这 KSx 和 RSNSx
管脚 需要 独立的 查出 至 表格 一个 Kelvin 连接 至
这 相应的 电流 sense nodes. 在 增加, 这 过滤
组件 r14, r16, c14, C15 应当 是 移除.
输入 下面 电压 LOCKOUT (uvlo)
这 输入 下面-电压 锁 输出 门槛, 这个 是 sensed
通过 这 VLIN5 内部的 LDO 输出, 是 4.0v (典型). 在下
这个 门槛, 两个都 HDRVx 和 LDRVx 将 是 转变 止 和
这 内部的 480
Ω
MOSFETs 将 是 转变 在 至 释放
这 输出 电容 通过 这 SWx 管脚. 在 uvlo,
这 在/ss 管脚 将 下沉 5mA 至 释放 这 软 开始
电容 和 转变 止 两个都 途径. 作 这 输入 电压
增加 又一次 在之上 4.0v, UVLO 将 是 de-使活动, 和
这 设备 将 重新开始 又一次 从 软 开始 阶段. 如果 这
电压 在 VLIN5 仍然是 在下 4.5v, 但是 在之上 这 4.0v
UVLO 门槛, 这 设备 不能 是 有保证的 至 oper-
ate 在里面 规格.
如果 这 输入 电压 是 在 4.0v 和 5.2v, 这 VLIN5 管脚
将 不 regulate, 但是 将 follow 大概 200mV 在下
这 输入 电压.
双-阶段 并行的 运作
在 产品 和 高 输出 电流 要求, 这 二
切换 途径 能 是 配置 至 运作 作 一个 二
阶段 转换器 至 提供 一个 单独的 输出 电压 和
电流 分享 在 这 二 切换 途径. 这个
approach 非常 减少 这 压力 和 热温 在 这 输出
平台 组件 当 lowering 输入 波纹 电流. 这
总 的 inductor 波纹 电流 是 也 减少 这个 结果
在 lowering 输出 波纹 电压.
图示 2
显示 一个 例子
的 一个 典型 二-阶段 电路. 因为 精确 电流
sense 是 这 primary 设计 criteria 至 确保 精确 cur-
rent 分享 在 这 二 途径, 两个都 途径 必须
使用 外部 sense 电阻器 为 电流 感觉到. 至 降低
这 错误 在 这 错误 放大器 的 这 二 途径, 系
这 反馈 管脚 FB1 和 FB2 一起 和 连接 至 一个
单独的 电压 分隔物 为 输出 电压 感觉到. 也, 系 这
COMP1 和 COMP2 一起 和 连接 至 这 compen-
sation 网络. 在/ss1 和 在/ss2 必须 是 系 一起
至 使能 和 使不能运转 两个都 途径 同时发生地.
外部 频率 同步
这 LM5642 有 这 能力 至 同步 至 外部
来源 在 顺序 至 设置 这 切换 频率. 这个 准许
这 碎片 至 使用 发生率 从 150kHz 至 250khz. 更小的-
ing 这 切换 频率 准许 一个 小 最小 职责
循环, dmin, 和 hence 一个 更好 范围 在 输入 和
输出 电压. 增加 切换 频率 准许 这
使用 的 小 输出 inductors 和 输出 电容 (
看
组件 选择
). 在 一般, synching 所有 这 切换
发生率 在 multi-转换器 系统 制造 过滤 的 这
切换 噪音 easier.
这 同步 输入 能 是 从 一个 系统 时钟, 从 另一
切换 转换器 在 这 系统, 或者 从 任何 其它 periodic
信号 和 一个 低-水平的 较少 比 1.4v 和 一个 高 水平的 更好
比 2v. 两个都 CMOS 和 TTL 水平的 输入 是 可接受的.
这 LM5642 使用 一个 fixed 延迟 scheme 在 顺序 至 确保 一个
180˚ 阶段 区别 在 频道 1 和 频道 2.
预定的 这 名义上的 切换 频率 的 200khz, 这个 cor-
responds 至 一个 切换 时期 的 5µs, 频道 2 总是
begins 它的 时期 2.5µs 之后 频道 1 (
图示 8
一个). 当
这 转换器 是 synched 至 一个 频率 其它 比 200khz,
这 切换 时期 是 减少 或者 增加, 当 这 fixed
延迟 在 频道 1 和 频道 2 仍然是 这 一样.
这 阶段 区别 在 途径 是 因此 非
变长 180˚. 在 这 extremes 的 这 同步 范围, 这 阶段
区别 drops 至 135˚ (
图示 8
b) 和
图示 8
c). 这
结果 的 这个 更小的 阶段 区别 是 一个 减少 在 这
最大 职责 循环 的 一个 频道 那 将 不 overlap 这
职责 循环 的 这 其它. 作 显示 在 输入 电容 selec-
20060110
图示 7. 电流 Sense 和 电流 限制
LM5642
www.国家的.com 16