2.0 程序编制 描述
(持续)
2.2.2 主要的_r 寄存器
如果 这 控制 位 (ctl [1:0]) 是 1 0 当 LE transitions 高, 数据 是 transferred 从 这 18-位 变换 寄存器 在 一个 获得 这个
sets 这 主要的 PLL 12-位 R 计数器 分隔 比率 和 各种各样的 控制 功能. 这 分隔 比率 是 编写程序 使用 这 位
主要的_r_cntr
作 显示 在 表格 2.2.3. 这 分隔物 比率 必须 是
≥
2. 这 承担 打气 控制 文字 (cp_word[3:0] ) sets 这
承担 打气 增益 和 这 阶段 探测器 极性 作 详细地 在 2.4.
第一 位 变换 寄存器 位 LOCATION Last 位
17161514131211109876543210
主要的_r cp_word[3:0] 主要的_r_cntr[11:0] 1 0
2.2.3 12-位 可编程序的 主要的 和 Auxiliary 涉及 分隔物 比率
(主要的/aux R 计数器)
主要的_r_cntr/aux_r_cntr
分隔 比率 11 10 9876543210
2 000000000010
3 000000000011
• ••••••••••••
4,095 111111111111
便条 7:
Legal 分隔 比率: 2 至 4,095.
2.3 可编程序的 反馈 (n) DIVIDERS
2.3.1 aux_n 寄存器
如果 这 控制 位 ( ctl[1:0]) 是 0 1 当 LE transitions 高, 数据 是 transferred 从 这 18-位 变换 寄存器 在 这 aux_n
寄存器 获得 这个 sets 这 Aux PLL 16-位 可编程序的 N 计数器 值. 这 aux_n 计数器 是 一个 16-位 计数器 这个 是 全部地
可编程序的 从 240 至 65,535 为 1.1 GHz 选项 或者 从 56 至 32,767 为 500 MHz 选项. 这 aux_n 寄存器 组成 的
这 4-位 swallow 计数器 (aux_一个_cntr), 这 12-位 可编程序的 计数器 (aux_b_cntr). 串行 数据 format 是 显示 在下.
这 分隔 比率 (aux_n_cntr [13:0]) 必须 是
≥
240 (1.1 GHz 选项) 或者
≥
56 (500 MHz 选项) 为 一个 持续的 分隔 范围.
这 Aux PLL N 分隔 比率 是 编写程序 使用 这 位 aux_一个_cntr, aux_b_cntr 作 显示 在 tables 2.3.2.
第一 位 变换 寄存器 位 LOCATION Last 位
17161514131211109876543210
aux_n aux_b_cntr[11:0] aux_一个_cntr[3:0] 0 1
2.3.2 4-位 Swallow 计数器 分隔 比率 (aux 一个 计数器)
1.1 GHz 选项
Swallow
aux_一个_cntr
计数
(一个) 3 2 1 0
0 0000
1 0001
• ••••
15 1111
便条 8:
Swallow 计数器 值: 0 至 15
500 MHz 选项
Swallow
aux_一个_cntr
计数
(一个) 3210
0 X000
1 X001
• ••••
7 X111
便条 9:
Swallow 计数器 值: 0 至 7
X = Don’t 小心 情况
2.3.3 12-位 可编程序的 计数器 分隔 比率 (aux B 计数器)
aux_b_cntr
分隔 比率 11 10 9876543210
3 000000000011
4 000000000100
• ••••••••••••
4,095 111111111111
便条 10:
分隔 比率: 3 至 4,095 (分隔 ratios 较少 比 3 是 prohibited)
aux_b_cntr
≥
aux_一个_cntr.
看 部分 2.3.7 为 计算 的 VCO 输出 频率.
7 www.国家的.com