9397 750 14868 © koninklijke 飞利浦 electronics n.v. 2005. 所有 权利 保留.
初步的 数据 薄板 rev. 02 — 15 april 2005 25 的 41
飞利浦 半导体
lpc2131/2132/2134/2136/2138
单独的-碎片 16/32-位 微控制器
•
支持 单独的 边缘 控制 和/或者 翻倍 边缘 控制 pwm 输出. 单独的
边缘 控制 pwm 输出 所有 go 高 在 这 beginning 的 各自 循环 除非 这
输出 是 一个 常量 低. 翻倍 边缘 控制 PWM 输出 能 有 也 边缘
出现 在 任何 位置 在里面 一个 循环. 这个 准许 为 两个都 积极的 going 和 负的
going 脉冲.
•
脉冲波 时期 和 宽度 能 是 任何 号码 的 计时器 counts. 这个 准许 完全
flexibility 在 这 trade-止 在 决议 和 repetition 比率. 所有 pwm 输出 将
出现 在 这 一样 repetition 比率.
•
翻倍 边缘 控制 pwm 输出 能 是 编写程序 至 是 也 积极的 going
或者 负的 going 脉冲.
•
相一致 寄存器 updates 是 同步 和 脉冲波 输出 至 阻止 一代 的
erroneous 脉冲. 软件 必须 ‘release’ 新 相一致 值 在之前 它们 能 变为
有效的.
•
将 是 使用 作 一个 标准 计时器 如果 这 pwm 模式 是 不 使能.
•
一个 32-位 计时器/计数器 和 一个 可编程序的 32-位 预分频器.
6.21 系统 控制
6.21.1 结晶 振荡器
在-碎片 整体的 振荡器 运作 和 外部 结晶 在 范围 的 1 mhz 至 30 MHz
和 和 外部 振荡器 向上 至 50 mhz. 这 振荡器 输出 频率 是 called f
osc
和
这 ARM 处理器 时钟 频率 是 涉及 至 作 CCLK 为 目的 的 比率 equations,
等 f
osc
和 CCLK 是 这 一样 值 除非 这 PLL 是 运动 和 连接. 谈及 至
部分 6.21.2 “pll”为 额外的 信息.
6.21.2 PLL
这 pll accepts 一个 输入 时钟 频率 在 这 范围 的 10 mhz 至 25 mhz. 这 输入
频率 是 multiplied 向上 在 这 范围 的 10 mhz 至 60 mhz 和 一个 电流 控制
振荡器 (cco). 这 乘法器 能 是 一个 integer 值 从 1 至 32 (在 实践, 这
乘法器 值 不能 是 高等级的 比 6 在 这个 家族 的 微控制器 预定的 至 这 upper
频率 限制 的 这 cpu). 这 cco 运作 在 这 范围 的 156 mhz 至 320 mhz, 所以
那里 是 一个 额外的 分隔物 在 这 循环 至 保持 这 cco 在里面 它的 频率 范围 当
这 PLL 是 供应 这 desired 输出 频率. 这 输出 分隔物 将 是 设置 至 分隔
用 2, 4, 8, 或者 16 至 生产 这 输出 时钟. 自从 这 最小 输出 分隔物 值 是 2,
它 是 insured 那 这 PLL 输出 有 一个 50 % 职责 循环.这 PLL 是 转变 止 和 绕过
下列的 一个 碎片 重置 和 将 是 使能 用 软件. 这 程序 必须 configure 和
活动 这 pll, wait 为 这 PLL 至 锁, 然后 连接 至 这 PLL 作 一个 时钟 源. 这
pll 安排好 时间 是 100
µ
s.
6.21.3 重置 和 wake-向上 计时器
重置 有 二 来源 在 这 lpc2131/2132/2134/2136/2138: 这 重置 管脚 和
看门狗 重置. 这 重置 管脚 是 一个 施密特 触发 输入 管脚 和 一个 额外的 glitch filter.
assertion 的 碎片 重置 用 任何 源 开始 这 wake-向上 计时器 (看 wake-向上 计时器
描述 在下), 造成 这 内部的 碎片 重置 至 仍然是 asserted 直到 这 外部
重置 是 de-asserted, 这 振荡器 是 运动, 一个 fixed 号码 的 clocks 有 passed, 和
这 在-碎片 flash 控制 有 完成 它的 initialization.