首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:454565
 
资料名称:LPC2214FBD144
 
文件大小: 185.13K
   
说明
 
介绍:
16/32-bit ARM microcontrollers; 128/256 kB ISP/IAP Flash with 10-bit ADC and external memory interface
 
 


: 点此下载
  浏览型号LPC2214FBD144的Datasheet PDF文件第22页
22
浏览型号LPC2214FBD144的Datasheet PDF文件第23页
23
浏览型号LPC2214FBD144的Datasheet PDF文件第24页
24
浏览型号LPC2214FBD144的Datasheet PDF文件第25页
25

26
浏览型号LPC2214FBD144的Datasheet PDF文件第27页
27
浏览型号LPC2214FBD144的Datasheet PDF文件第28页
28
浏览型号LPC2214FBD144的Datasheet PDF文件第29页
29
浏览型号LPC2214FBD144的Datasheet PDF文件第30页
30
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体
lpc2212/lpc2214
16/32-位 arm 微控制器 和 外部 记忆 接口
产品 数据 rev. 02 — 23 12月 2004 26 的 40
9397 750 13149
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
6.20.4 外部 中断 输入
lpc2212/lpc2214 包含 向上 至 nine 边缘 或者 水平的 敏感的 外部 中断
输入 作 可选择的 管脚 功能. 当 这 管脚 是 联合的, 外部 events 能
processed 独立 中断 信号. 外部 中断 输入
optionally 是 使用 至 wake 向上 这 处理器 从 电源-向下 模式.
6.20.5 记忆 mapping 控制
记忆 Mapping 控制 改变 mapping 中断 vectors 呈现
beginning 在 地址 0x00000000. vectors 将 是 编排 至 这 bottom 的 这
在-碎片 flash 记忆, 或者 至 这 在-碎片 静态的 内存. 这个 准许 代号 运动 在
不同的 记忆 spaces 至 有 控制 的 这 中断.
6.20.6 电源 控制
lpc2212/lpc2214 支持 二 减少 电源 模式: 空闲 模式 和
电源-向下 模式. 空闲 模式, 执行 说明 suspended 直到 一个
重置 或者 中断 occurs. 附带的 功能 continue 运作 在 空闲 模式
和 将 发生 中断 至 导致 这 处理器 至 重新开始 执行. 空闲 模式
排除 电源 使用 用 这 处理器 它自己, 记忆 系统 和 related
控制者, 和 内部的 buses.
在 电源-向下 模式, 这 振荡器 是 shut 向下 和 这 碎片 receives 非 内部的
clocks. 这 处理器 状态 和 寄存器, 附带的 寄存器, 和 内部的 sram
值 是 preserved 全部地 电源-向下 模式 和 这 逻辑 水平 的 碎片
输出 管脚 仍然是 静态的. 这 电源-向下 模式 能 是 terminated 和 正常的
运作 resumed 用 也 一个 重置 或者 certain specific 中断 那 是 能 至
函数 没有 clocks. 自从 所有 动态 运作 的 这 碎片 是 suspended,
电源-向下 模式 减少 碎片 电源 消耗量 至 nearly 零.
一个 电源 控制 Peripherals 特性 准许 单独的 peripherals 转变 如果
它们 是 不 需要 在 这 应用, 结果 在 额外的 电源 savings.
6.20.7 vpb 总线
这 vpb 分隔物 确定 这 relationship 在 这 处理器 时钟 (cclk)
和 这 时钟 使用 用 附带的 设备 (pclk). 这 vpb 分隔物 serves 二
目的. 这 first 是 至 提供 peripherals 和 这 desired pclk 通过 vpb 总线 所以
它们 运作 选择 ARM 处理器. 顺序 达到
这个, 这 vpb 总线 将 是 slowed 向下 至
1
2
1
4
的 这 处理器 时钟 比率.
因为 这 vpb 总线 必须 工作 合适的 在 电源-向上 (和 它的 定时 不能 是
改变 如果 它 做 不 工作 自从 这 vpb 分隔物 控制 寄存器 reside 在 这 vpb
总线), 这 default 情况 在 重置 是 为 这 vpb 总线 至 run 在
1
4
的 这 处理器
时钟 比率. 第二 目的 VPB 分隔物 准许 电源 savings 一个
应用 需要 任何 peripherals run 全部 处理器 比率. 因为
这 vpb 分隔物 是 连接 至 这 pll 输出, 这 pll 仍然是 起作用的 (如果 它 是
运动) 在 空闲 模式.
6.21 emulation 和 debugging
lpc2212/lpc2214 支持 emulation 和 debugging 通过 一个 jtag 串行 端口. 一个
查出 端口 准许 tracing 程序 执行. debugging 和 查出 功能 是
多路复用 仅有的 GPIOs 端口 1. 这个 意思 所有 交流, 计时器
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com