5
mitsubishi microcomputers
4570 组
单独的-碎片 4-位 cmos microcomputer
MULTIFUNCTION
管脚
D
9
P2
1
Multifunction
T
输出
INT
Multifunction
D
9
P2
1
管脚
T
输出
INT
注释 1: 管脚 除了 在之上 有 just 单独的 函数.
2: 这 端口 d
9
是 这 输出 端口 和 端口 p2
1
是 这 输入 端口.
连接 的 unused 管脚
连接
连接 至 v
SS
, 或者 设置 这 输出 获得 至
“0” 和 打开.
设置 这 输出 获得 至 “1” 和 打开.
连接 至 v
SS
(便条 1).
连接
连接 至 v
SS
, 或者 设置 这 输出 获得 至
“0” 和 打开.
连接 至 v
SS
(便条 2) 或者 打开 (便条 3).
打开.
管脚
P3
0
–P3
3
P4
0
–P4
3
CARR
管脚
D
0
–D
8
D
9
/t
输出
P0
0
–P0
3
P1
0
–P1
3
P2
0
, p2
1
/int
注释 1: 当 这 p2
1
/int 管脚 是 连接 至 v
SS
管脚, 设置 这 返回 水平的 至 “h” 水平的 用 软件 (中断 控制 寄存器 i1
2
=“1”).
当 这 p2
1
/int 管脚 是 连接 至 v
SS
管脚 当 这 返回 水平的 是 设置 至 “l” 水平的, 系统 returns 从 内存 后面的-向上
状态 立即 之后 系统 enters 这 内存 后面的-向上 状态.
2: 在 顺序 至 连接 端口 p4
0
–P4
3
至 v
SS
, 转变 止 它们的 拉-向上 晶体管 (拉-向上 控制 寄存器 pu0i=“0”) 用 软件 和
也 invalidate 这 关键-在 wakeup 功能 (关键-在 wakeup 控制 寄存器 k0i=“0”). 当 这些 管脚 是 连接 至
V
SS
当 这 关键-在 wakeup 功能 是 left 有效的, 这 系统 失败 至 返回 从 内存 后面的-向上 状态. 在 顺序 至 制造
这些 管脚 打开, 转变 在 它们的 拉-向上 晶体管 (寄存器 pu0i=“1”) 用 软件 (i = 0, 1, 2, 3).
是 确信 至 选择 这 关键-在 wakeup 函数 和 这 拉-向上 函数 和 每 一个 端口.
3: 在 顺序 至 制造 端口 p4
0
–P4
3
打开, 转变 在 它们的 拉-向上 晶体管 (寄存器 pu0i = “1”) 用 软件 (i = 0, 1, 2, 3).
(便条 在 顺序 至 设置 这 输出 获得 至 “0” 或者 “1” 或者 制造 管脚 打开)
• 之后 系统 是 released 从 重置, 一个 端口 是 在 一个 高-阻抗 状态 直到 这 输出 获得 的 这 端口 是 设置 至 “0” 用 软件.
accordingly, 这 电压 水平的 的 管脚 是 未阐明的 和 这 excess 的 这 供应 电流 将 出现.
• 至 设置 这 输出 获得 periodically 是 推荐 因为 这 值 的 输出 获得 将 改变 用 噪音 或者 一个 程序 run away
(造成 用 噪音).
(便条 在 顺序 至 连接 unused 管脚 至 v
SS
)
• 至 避免 噪音, 连接 这 unused 管脚 至 v
SS
在 这 shortest 距离 使用 一个 厚 线.
端口 函数
端口
端口 d
端口 p0
端口 p1
端口 p2
端口 p3
端口 p4
控制
位
1
4
4
2
4
4
控制
说明
SD
RD
CLD
OP0A
IAP0
OP1A
IAP1
IAP2
SNZI0
(便条)
OP3A
IAP3
IAP4
控制
寄存器
W2
2
PU0
K0
输出 结构
n-频道 打开-流
n-频道 打开-流
n-频道 打开-流
n-频道 打开-流
Remark
拉-向上 功能
关键-在 wakeup 功能
拉-向上 功能
关键-在 wakeup 功能
关键-在 wakeup 函数
拉-向上 功能
(可编程序的)
关键-在 wakeup 功能
(可编程序的)
W2
2
控制 这 转变 的 d
9
/
T
输出
管脚
便条: 水平的 的 这 p2
1
/int 管脚 能 是 examined 和 这 snzi0 操作指南.
管脚
D
0
–D
8
, d
9
/t
输出
P0
0
–P0
3
P1
0
–P1
3
P2
0
P2
1
/int
P3
0
–P3
3
P4
0
–P4
3
输入/
输出
输出
(10)
i/o
(4)
i/o
(4)
输入
(2)
i/o
输入
(4)