首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:464577
 
资料名称:AM79C970
 
文件大小: 943.81K
   
说明
 
介绍:
PCnetTM-PCI Single-Chip Ethernet Controller for PCI Local Bus
 
 


: 点此下载
  浏览型号AM79C970的Datasheet PDF文件第12页
12
浏览型号AM79C970的Datasheet PDF文件第13页
13
浏览型号AM79C970的Datasheet PDF文件第14页
14
浏览型号AM79C970的Datasheet PDF文件第15页
15

16
浏览型号AM79C970的Datasheet PDF文件第17页
17
浏览型号AM79C970的Datasheet PDF文件第18页
18
浏览型号AM79C970的Datasheet PDF文件第19页
19
浏览型号AM79C970的Datasheet PDF文件第20页
20
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
p r e l i m i n 一个 r y
AMD
1-883am79c970
INTA
中断 要求
输入/输出
一个 异步的 注意 信号 这个 indicates 那
一个 或者 更多 的 这 下列的 状态 flags 是 设置: babl,
miss, merr, rint, idon, rcvcco, rpco, jab,
mpco, 或者 txstrt. 各自 状态 标记 有 一个 掩饰 位
这个 准许 为 抑制 的
INTA
assertion. 这
flags 有 这 下列的 meaning:
BABL Babble
RCVCCO receive collision 计数 overflow
RPCO runt 小包装板盒 计数 overflow
JAB Jabber
MISS missed 框架
MERR 记忆 错误
MPCO missed 小包装板盒 计数 overflow
RINT receive 中断
IDON initialization 完毕
TXSTRT transmit 开始
RST
是 起作用的,
INTA
是 一个 输入 为 与非 tree
测试.
IRDY
initiator 准备好
输入/输出
这个 信号 indicates pcnet-pci 控制者 能力, 作 一个
主控 设备, 至 完全 这 电流 数据 阶段 的 这
transaction.
IRDY
是 使用 在 conjunction 和 这
TRDY
.
一个 数据 阶段 是 完成 在 任何 时钟 当 两个都
IRDY
TRDY
是 asserted. 在 一个 写
IRDY
indicates
那 有效的 数据 是 呈现 在 ad[31:00]. 在 一个 读
IRDY
indicates 那 数据 是 accepted 用 这 pcnet-pci
控制 作 一个 总线 主控. wait states 是 inserted 直到
两个都
IRDY
TRDY
是 asserted 同时发生地.
RST
是 起作用的,
IRDY
是 一个 输入 为 与非 tree
测试.
输入
是 使用 用 这 电流 总线 主控 至 表明 一个
atomic 运作 那 将 需要 多样的 transfers.
作 一个 从动装置 设备, 这 pcnet-pci 控制 能 是
锁 用 任何 主控 设备. 当 另一 主控 在-
tempts 至 进入 这 pcnet-pci 当 它 是 锁, 这
pcnet-pci 控制 将 respond 用 asserting
DEVSEL
停止
TRDY
deasserted (pci retry).
这 pcnet-pci 控制 将 从不 assert
作 一个
主控.
RST
是 起作用的,
是 一个 输入 为 与非 tree
测试.
PAR
Parity
输入/输出
parity 是 甚至 parity 横过 ad[31:00] 和
c/
[3:0].当 这 pcnet-pci 控制 是 一个 总线 mas-
ter, 它 发生 parity 在 这 地址 和 写 数据
阶段. 它 checks parity 在 读 数据 阶段. 当
这 pcnet-pci 控制 运作 在 从动装置 模式 和 是
这 目标 的 这 电流 循环, 它 发生 parity 在
读 数据 阶段. 它 checks parity 在 地址 和
写 数据 阶段.
RST
是 起作用的, par 是 一个 输入 为 与非 tree
测试.
PERR
parity 错误
输入/输出
这个 信号 是 asserted 用 这 pcnet-pci 控制
当 它 checks 为 parity 错误 在 任何 数据 阶段
当 它的 ad[31:00] 线条 是 输入. 这
PERR
管脚 是
仅有的 起作用的 当 perren (位 6) 在 这 pci command
寄存器 是 设置.
这 pcnet-pci 控制 monitors 这
PERR
输入 dur-
ing 一个 总线 主控 写 循环. 它 将 assert 这 数据 parity
reported 位 在 这 状态 寄存器 的 这 配置
空间 当 一个 parity 错误 是 reported 用 这 目标
设备.
RST
是 起作用的,
PERR
是 一个 输入 为 与非 tree
测试.
REQ
这 pcnet-pci 控制 asserts
REQ
管脚 作 一个 信号
那 它 wishes 至 变为 一个 总线 主控. once asserted,
REQ
仍然是 起作用的 直到
GNT
有 变为 起作用的, inde-
pendent 的 subsequent assertion 的
睡眠
或者 设置 的
这 停止 位 或者 进入 至 这 s_重置 端口 (止-
设置 14h).
RST
是 起作用的,
REQ
是 一个 输入 为 与非 tree
测试.
RST
重置
输入
RST
是 asserted 低, 然后 这 pcnet-pci 控制-
ler 执行 一个 内部的 系统 重置 的 这 类型 h_re-
设置 (硬件_重置).
RST
必须 是 使保持 为 一个
最小 的 30 clk 时期. 当 在 这 h_重置
状态, 这 pcnet-pci 控制 将 使不能运转 或者 deassert
所有 输出.
RST
将 是 异步的 至 这 clk 当
asserted 或者 deasserted. 它 是 推荐 那 这
deassertion 是 同步的 至 保证 clean 和
bounce 自由 边缘.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com