首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:475479
 
资料名称:MC68302PV20
 
文件大小: 1815.98K
   
说明
 
介绍:
Integrated Multiprotocol Processor User’s Manual
 
 


: 点此下载
  浏览型号MC68302PV20的Datasheet PDF文件第14页
14
浏览型号MC68302PV20的Datasheet PDF文件第15页
15
浏览型号MC68302PV20的Datasheet PDF文件第16页
16
浏览型号MC68302PV20的Datasheet PDF文件第17页
17

18
浏览型号MC68302PV20的Datasheet PDF文件第19页
19
浏览型号MC68302PV20的Datasheet PDF文件第20页
20
浏览型号MC68302PV20的Datasheet PDF文件第21页
21
浏览型号MC68302PV20的Datasheet PDF文件第22页
22
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
表格 的 内容
图示 标题
号码 号码
xviii
mc68302 用户’s 手工的
MOTOROLA
图示 4-5. 串行 途径 物理的 接口 块 图解.................................. 4-10
图示 4-6. idl 总线 信号 ....................................................................................... 4-11
图示 4-7. idl 终端 adaptor............................................................................... 4-12
图示 4-8. gci 总线 信号....................................................................................... 4-15
图示 4-9. 二 pcm 同步 方法.......................................................................... 4-18
图示 4-10. pcm 频道 分派 在 一个 t1/cept 线条 ....................................... 4-19
图示 4-11. scc 块 图解 ................................................................................. 4-24
图示 4-12. scc 波特 比率 发生器 ...................................................................... 4-26
图示 4-13. 输出 延迟 从 rts 低, 同步的 协议 ............................. 4-29
图示 4-14. 输出 延迟 从 cts 低, 同步的 协议 ............................. 4-29
图示 4-15. 记忆 结构..................................................................................... 4-32
图示 4-16. scc 缓存区 descriptor format ................................................................. 4-33
图示 4-17. uart 框架 format................................................................................ 4-43
图示 4-18. 二 配置 的 uart multidrop 运作................................... 4-50
图示 4-19. uart 控制 characters 表格 .............................................................. 4-51
图示 4-20. uart receive 缓存区 descriptor ............................................................. 4-58
图示 4-21. uart rx bd 例子............................................................................. 4-59
图示 4-22. uart transmit 缓存区 descriptor ............................................................ 4-61
图示 4-23. uart 中断 events 例子.............................................................. 4-64
图示 4-24. 典型 hdlc 框架................................................................................ 4-66
图示 4-25. hdlc 地址 recognition examples .................................................... 4-71
图示 4-26. hdlc receive 缓存区 descriptor ............................................................. 4-75
图示 4-27. hdlc receive bd 例子 .................................................................... 4-76
图示 4-28. hdlc transmit 缓存区 descriptor ............................................................ 4-78
图示 4-29. hdlc 中断 events 例子.............................................................. 4-81
图示 4-30. 典型 bisync frames .......................................................................... 4-83
图示 4-31. bisync 控制 characters 表格........................................................... 4-88
图示 4-32. bisync receive 缓存区 descriptor.......................................................... 4-93
图示 4-33. bisync transmit 缓存区 descriptor......................................................... 4-95
图示 4-34. 典型 ddcmp frames ........................................................................ 4-100
图示 4-35. ddcmp 传递/reception summary.......................................... 4-102
图示 4-36. ddcmp receive 缓存区 descriptor........................................................ 4-109
图示 4-37. ddcmp transmit 缓存区 descriptor....................................................... 4-112
图示 4-38. 二-步伐 同步的 位 比率 adaption............................................. 4-116
图示 4-39. 三-步伐 异步的 位 比率 adaption ........................................ 4-117
图示 4-40. v.110 receive 缓存区 descriptor............................................................ 4-119
图示 4-41. v.110 transmit 缓存区 descriptor........................................................... 4-120
图示 4-42. transparent receive 缓存区 descriptor.................................................. 4-130
图示 4-43. transparent transmit 缓存区 descriptor................................................. 4-131
图示 4-44. scp 定时............................................................................................ 4-135
图示 4-45. scp vs. scc 管脚 multiplexing ............................................................... 4-137
部分 5
信号 描述
图示 5-1. 函数的 信号 groups........................................................................... 5-3
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com