首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491024
 
资料名称:MT46V128M8
 
文件大小: 2354.95K
   
说明
 
介绍:
DOUBLE DATA RATE (DDR) SDRAM
 
 


: 点此下载
  浏览型号MT46V128M8的Datasheet PDF文件第9页
9
浏览型号MT46V128M8的Datasheet PDF文件第10页
10
浏览型号MT46V128M8的Datasheet PDF文件第11页
11
浏览型号MT46V128M8的Datasheet PDF文件第12页
12

13
浏览型号MT46V128M8的Datasheet PDF文件第14页
14
浏览型号MT46V128M8的Datasheet PDF文件第15页
15
浏览型号MT46V128M8的Datasheet PDF文件第16页
16
浏览型号MT46V128M8的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1gb: x4, x8, x16
ddr sdram
初步的
09005aef8076894f micron 技术, inc., reserves 这 正确的 至 改变 产品 或者 规格 没有 注意.
1gbddrx4x8x16_2.fm - rev. 一个 3/03 en
13
©2003 micron 技术. 公司
便条: 1. whenever 一个 boundary 的 这 块 是 reached
在里面 一个 给 sequence 在之上, 这 下列的
进入 wraps 在里面 这 块.
2. 为 一个 burst 长度 的 二, a1-一个
i
选择 这 二-
数据-元素 块; a0 选择 这 第一 进入
在里面 这 块.
3. 为 一个 burst 长度 的 四, a2-一个
i
选择 这 四-
数据-元素 块; a0-a1 选择 这 第一 进入
在里面 这 块.
4. 为 一个 burst 长度 的 第八, a3-一个
i
选择 这 第八-
数据-元素 块; a0-a2 选择 这 第一 进入
在里面 这 块.
读 latency
这 读 latency 是 这 延迟, 在 时钟 循环,
在 这 registration 的 一个 读 command 和 这
有效性 的 这 第一 位 的 输出 数据. 这 latency
能 是 设置 至 2, 或者 2.5 clocks, 作 显示 在 图示 6.
如果 一个 读 command 是 注册 在 时钟 边缘
n
,
和 这 latency 是
m
clocks, 这 数据 将 是 有
nominally coincident 和 时钟 边缘
n + m
. 表格 3
indicates 这 运行 发生率 在 这个 各自 cas
latency 设置 能 是 使用.
保留 states 应当 不 是 使用, 作 unknown
运作 或者 incompatibility 和 future 版本 将
结果.
图示 6: cas latency
运行 模式
这 正常的 运行 模式 是 选择 用 issuing 一个
模式 寄存器 设置 command 和 位 a7-a13
各自 设置 至 零, 和 位 a0-a6 设置 至 这 desired val-
ues. 一个 dll 重置 是 initiated 用 issuing 一个 模式 regis-
ter 设置 command 和 位 a7 和 a9-a13 各自 设置 至
零, 位 a8 设置 至 一个, 和 位 a0-a6 设置 至 这 desired
值. 虽然 不 必需的 用 这 micron 设备,
电子元件工业联合会 规格 推荐 当 一个 加载
模式 寄存器 command 是 issued 至 重置 这 dll,
它 应当 总是 是 followed 用 一个 加载 模式 regis-
ter command 至 选择 正常的 运行 模式.
所有 其它 结合体 的 值 为 a7-a13 是
保留 为 future 使用 和/或者 测试 模式. 测试 模式
和 保留 states 应当 不 是 使用, 作 unknown
运作 或者 incompatibility 和 future 版本 将
结果.
表格 2: burst 定义
BURST
长度
开始
COLUMN
地址
顺序 的 accesses 在里面 一个
BURST
TYPE=
SEQUENTIAL
TYPE=
INTERLEAVED
2
A0
00-1 0-1
11-0 1-0
4
A1 A0
0 0 0-1-2-3 0-1-2-3
0 1 1-2-3-0 1-0-3-2
1 0 2-3-0-1 2-3-0-1
1 1 3-0-1-2 3-2-1-0
8
A2 A1 A0
0 0 0 0-1-2-3-4-5-6-7 0-1-2-3-4-5-6-7
0 0 1 1-2-3-4-5-6-7-0 1-0-3-2-5-4-7-6
0 1 0 2-3-4-5-6-7-0-1 2-3-0-1-6-7-4-5
0 1 1 3-4-5-6-7-0-1-2 3-2-1-0-7-6-5-4
1 0 0 4-5-6-7-0-1-2-3 4-5-6-7-0-1-2-3
1 0 1 5-6-7-0-1-2-3-4 5-4-7-6-1-0-3-2
1 1 0 6-7-0-1-2-3-4-5 6-7-4-5-2-3-0-1
1 1 1 7-0-1-2-3-4-5-6 7-6-5-4-3-2-1-0
表格 3: cas latency (cl)
容许的 运行
时钟 频率 (mhz)
cl = 2 cl = 2.5
-75
75
f
100 75
f
133
CK
CK#
COMMAND
DQ
DQS
cl = 2
NOP NOP NOP
NOP NOP NOP
burst 长度 = 4 在 这 具体情况 显示
显示 和 名义上的
t
交流 和 名义上的
t
DQSCK
CK
CK#
COMMAND
DQ
DQS
cl = 2.5
T0 T1 T2 T2n T3 T3n
T0 T1 T2 T2n T3 T3n
don’t caretransitioning 数据
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com