首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491024
 
资料名称:MT46V128M8
 
文件大小: 2354.95K
   
说明
 
介绍:
DOUBLE DATA RATE (DDR) SDRAM
 
 


: 点此下载
  浏览型号MT46V128M8的Datasheet PDF文件第15页
15
浏览型号MT46V128M8的Datasheet PDF文件第16页
16
浏览型号MT46V128M8的Datasheet PDF文件第17页
17
浏览型号MT46V128M8的Datasheet PDF文件第18页
18

19
浏览型号MT46V128M8的Datasheet PDF文件第20页
20
浏览型号MT46V128M8的Datasheet PDF文件第21页
21
浏览型号MT46V128M8的Datasheet PDF文件第22页
22
浏览型号MT46V128M8的Datasheet PDF文件第23页
23
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1gb: x4, x8, x16
ddr sdram
初步的
09005aef8076894f micron 技术, inc., reserves 这 正确的 至 改变 产品 或者 规格 没有 注意.
1gbddrx4x8x16_2.fm - rev. 一个 3/03 en
19
©2003 micron 技术. 公司
读 bursts 是 initiated 和 一个 读 command, 作
显示 在 图示 10 在 页 20.
这 开始 column 和 bank 地址 是 pro-
vided 和 这 读 command 和 自动 precharge 是
也 使能 或者 无能 为 那 burst 进入. 如果 自动
precharge 是 使能, 这 行 正在 accessed 是 前-
charged 在 这 completion 的 这 burst.
便条: 为 这 读 commands 使用 在 这 下列-
ing illustrations, 自动 precharge 是 无能.
在 读 bursts, 这 有效的 数据-输出 元素
从 这 开始 column 地址 将 是 有 fol-
lowing 这 cas latency 之后 这 读 command.
各自 subsequent 数据-输出 元素 将 是 有效的 nomi-
nally 在 这 next 积极的 或者 负的 时钟 边缘 (i.e., 在
这 next 越过 的 ck 和 ck#). 图示 11 在 页 21
显示 一般 定时 为 各自 可能 cas latency
设置. dqs 是 驱动 用 这 ddr sdram along 和
输出 数据. 这 最初的 低 状态 在 dqs 是 知道 作
这 读 preamble; 这 低 状态 coincident 和 这
last 数据-输出 元素 是 知道 作 这 读 postamble.
在之上 completion 的 一个 burst, 假设 非 其它
commands 有 被 initiated, 这 dqs 将 go 高-
z. 一个 详细地 explanation 的
t
dqsq (有效的 数据-输出
skew),
t
qh (数据-输出 window 支撑), 这 有效的 数据 win-
dow 是 depicted 在 图示 38 在 页 60 和 图示 39
在 页 61. 一个 详细地 explanation 的
t
dqsck (dqs
转变 skew 至 ck) 和
t
交流 (数据-输出 转变
skew 至 ck) 是 depicted 在 图示 40 在 页 62.
数据 从 任何 读 burst 将 是 concatenated
和 或者 truncated 和 数据 从 一个 subsequent 读
command. 在 也 情况, 一个 持续的 流动 的 数据
能 是 maintained. 这 第一 数据 元素 从 这
新 burst 跟随 也 这 last 元素 的 一个 com-
pleted burst 或者 这 last desired 数据 元素 的 一个 变长
burst 这个 是 正在 truncated. 这 新 读 com-
mand 应当 是 issued x 循环 之后 这 第一 读
command, 在哪里 x 相等 这 号码 的 desired 数据
元素 pairs (pairs 是 必需的 用 这 2n-prefetch
architecture). 这个 是 显示 在 图示 12 在 页 22. 一个
读 command 能 是 initiated 在 任何 时钟 循环
下列的 一个 previous 读 command. nonconsecutive
读 数据 是 显示 为 illustration 在 图示 13 在
23. 全部-速 随机的 读 accesses 在里面 一个
页 (或者 页) 能 是 执行 作 显示 在
图示 14 在 页 24.
数据 从 任何 读 burst 将 是 truncated 和 一个
burst terminate command, 作 显示 在 图示 15
在 页 25. 这 burst terminate latency 是 equal
至 这 读 (cas) latency, i.e., 这 burst terminate
command 应当 是 issued x 循环 之后 这 读
command, 在哪里 x 相等 这 号码 的 desired 数据
元素 pairs (pairs 是 必需的 用 这 2n-prefetch
architecture).
数据 从 任何 读 burst 必须 是 完成 或者
truncated 在之前 一个 subsequent 写 command 能
是 issued. 如果 truncation 是 需要, 这 burst ter-
minate command 必须 是 使用, 作 显示 在
图示 16 在 页 26. 这
t
dqss (nom) 情况 是 显示;
t
dqss (最大值) 情况 有 一个 变长 总线 空闲 时间.
(
t
dqss [min] 和
t
dqss [max] 是 定义 在 这 秒-
tion 在 写.)
一个 读 burst 将 是 followed 用, 或者 truncated 和,
一个 precharge command 至 这 一样 bank 提供
那 自动 precharge 是 不 使活动. 这 前-
承担 command 应当 是 issued x 循环 之后 这
读 command, 在哪里 x 相等 这 号码 的
desired 数据 元素 pairs (pairs 是 必需的 用 这
2n-prefetch architecture). 这个 是 显示 在 图示 17
在 页 27. 下列的 这 precharge command, 一个
subsequent command 至 这 一样 bank 不能 是
issued 直到 两个都
t
ras 和
t
rp 有 被 符合. 便条 那
部分 的 这 行 precharge 时间 是 hidden 在 这
进入 的 这 last 数据 elements.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com