首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491423
 
资料名称:MT88E45AS
 
文件大小: 114.07K
   
说明
 
介绍:
4-Wire Calling Number Identification Circuit 2(4-Wire CNIC2)
 
 


: 点此下载
  浏览型号MT88E45AS的Datasheet PDF文件第1页
1
浏览型号MT88E45AS的Datasheet PDF文件第2页
2

3
浏览型号MT88E45AS的Datasheet PDF文件第4页
4
浏览型号MT88E45AS的Datasheet PDF文件第5页
5
浏览型号MT88E45AS的Datasheet PDF文件第6页
6
浏览型号MT88E45AS的Datasheet PDF文件第7页
7
浏览型号MT88E45AS的Datasheet PDF文件第8页
8
浏览型号MT88E45AS的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
进步 信息
MT88E45
3
10 DATA
3-线 fsk 接口 数据 (cmos 输出).
mark 频率 corresponds 至 logical 1. 空间
频率 corresponds 至 logical 0.
在 模式 0 (当 这 cb0 管脚 是 逻辑 低) 这 fsk 串行 位 stream 是 输出 至 这 数据 管脚
直接地.
在 模式 1 (当 这 cb0 管脚 是 逻辑 高) 这 开始 位 是 stripped 止, 这 数据 字节 和 这 trailing
停止 位 是 贮存 在 一个 9 位 缓存区. 在 这 终止 的 各自 文字 signalled 用 这 dr/标准 管脚, 这
微控制器 应当 变换 这 字节 输出 面向 这 数据 管脚 用 应用 8 读 脉冲 至 这 dclk
管脚. 一个 9th dclk 脉冲波 将 变换 输出 这 停止 位 为 framing 错误 checking.
11 dr/标准
3-线 fsk 接口 数据 准备好/cas 发现 delayed steering (cmos 输出).
起作用的
低.
当 fsk demodulation 是 使能 通过 这 cb1 和 cb2 管脚 这个 管脚 是 这 数据 准备好 输出.
它 denotes 这 终止 的 一个 文字. 在 两个都 fsk 接口 模式 0 和 1, 它 是 正常情况下 hi 和 变得 低
为 half 一个 位 时间 在 这 终止 的 一个 文字. 但是 在 模式 1 如果 dclk 开始 在 dr 低, 这 first rising
边缘 的 这 dclk 输入 将 返回 dr 至 高. 这个 特性 准许 一个 中断 要求 用 一个 低
going dr 至 是 cleared 在之上 读 这 first 数据 位.
当 cas 发现 是 使能 通过 这 cb1 和 cb2 管脚 这个 管脚 是 这 delayed steering 输出.
它 变得 低 至 表明 那 一个 时间 qualified cas 有 被 发现.
12 EST
cas 发现 early steering (cmos 输出).
起作用的 高. 这个 管脚 是 这 raw cas 发现
输出. 它 变得 高 至 表明 这 存在 的 一个 信号 meeting 这 cas 接受 发生率 和
信号 水平的. 它 是 使用 在 conjunction 和 这 st/gt 管脚 和 外部 组件 至 时间 qualify
这 发现 至 决定 whether 这 信号 是 一个 real cas.
13 st/gt
cas 发现 steering/守卫 时间 (cmos 输出/相似物 输入).
它 是 使用 在 conjunction
和 这 est 管脚 和 外部 组件 至 时间 qualify 这 发现 至 决定 whether 这
信号 是 一个 real cas.
一个 电压 更好 比 v
TGt
在 这个 管脚 导致 这 mt88e45 至 表明 那 一个 cas 有 被
发现 用 asserting 这 dr/标准 管脚 低. 一个 电压 较少 比 v
TGt
frees 向上 这 mt88e45 至
接受 一个 新 cas 和 returns dr/标准 至 高.
14 CD
运输车 发现 (cmos 输出).
起作用的 低.
一个 逻辑 低 indicates 那 一个 fsk 信号 是 呈现. 一个 时间 hysteresis 是 提供 至 准许 为
momentary 信号 不连续. 这 demodulated fsk 数据 是 inhibited 直到 运输车 发现 有
被 使活动.
15 Vdd 积极的 电源 供应.
16 CB1
控制 位 1 (cmos 输入).
一起 和 cb2 这个 管脚 选择 这 mt88e45’s 符合实际
在 fsk demodulation, tip/环绕 cas 发现 和 混合的 cas 发现.
当 cb0 是 高 和 cb1, cb2 是 两个都 低 这 mt88e45 是 放 在 一个 电源 向下 状态
consuming minimal 电源 供应 电流. 看 tables 1 和 2.
17 CB2
控制 位 2 (cmos 输入).
一起 和 cb1 这个 管脚 选择 这 mt88e45’s 符合实际
在 fsk demodulation, tip/环绕 cas 发现 和 混合的 cas 发现.
当 cb0 是 高 和 cb1, cb2 是 两个都 低 这 mt88e45 是 放 在 一个 电源 向下 状态
consuming minimal 电源 供应 电流. 看 tables 1 和 2.
18 GS2
混合的 增益 选择 (输出).
这个 是 这 输出 的 这 混合的 receive 连接 运算-放大. 这 运算-
放大 应当 是 使用 至 连接 这 mt88e45 至 这 电话 混合的 或者 演说 ic receive 一双.
这 混合的 receive 信号 能 是 amplified 或者 attenuated 在 gs2 通过 选择 的 这 反馈
电阻 在 gs2 和 in2-. 当 这 cpe 是 止-hook cas 发现 的 这 gs2 信号
应当 是 使能 通过 这 cb1 和 cb2 管脚. 看 tables 1 和 2.
19 in2-
混合的 运算-放大 反相的 (输入).
20 IN2+
混合的 运算-放大 非-反相的 (输入).
管脚 描述
管脚 # 名字 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com