首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491579
 
资料名称:MT9122AP
 
文件大小: 143.61K
   
说明
 
介绍:
CMOS Dual Voice Echo Canceller with Tone Detection
 
 


: 点此下载
  浏览型号MT9122AP的Datasheet PDF文件第7页
7
浏览型号MT9122AP的Datasheet PDF文件第8页
8
浏览型号MT9122AP的Datasheet PDF文件第9页
9
浏览型号MT9122AP的Datasheet PDF文件第10页
10

11
浏览型号MT9122AP的Datasheet PDF文件第12页
12
浏览型号MT9122AP的Datasheet PDF文件第13页
13
浏览型号MT9122AP的Datasheet PDF文件第14页
14
浏览型号MT9122AP的Datasheet PDF文件第15页
15
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步的 信息
MT9122
8-27
直线的 pcm 数据 必须 是 formatted 作 14-位, 2’s
complement 数据 和 三 位 的 sign extension 在
这 大多数 significant positions (i.e.: s,s,s,12,11,
...1,0) 为 一个 总的 的 16 位 在哪里 “s” 是 这 扩展
sign 位. 当 一个-law 是 转变 至 2’s complement
直线的 format, 它 必须 是 scaled 向上 用 6db (i.e. left
shifted 一个 位) 和 一个 零 inserted 在 这 least
significant 位 位置. 看 图示 8.
位 时钟 (bclk/c4i)
这 bclk/c4i 管脚 是 使用 至 时钟 这 pcm 数据 在
两个都 ssi (bclk) 和 st-总线 (c4i) 行动.
在 ssi 运作, 这 位 比率 是 决定 用 这
bclk 频率. 这个 输入 必须 包含 也 第八
或者 十六 时钟 循环 在里面 这 有效的 使能 strobe
window. bclk 将 是 任何 比率 在 128 khz 至
4.096 mhz 和 能 是 discontinuous 外部 的 这
使能 strobe windows defined 用 ena1, enb1,
ena2 和 enb2 管脚. 新当选的 pcm 数据 (rin, sin)
是 抽样 在 这 下落 边缘 的 bclk 当
优于 pcm 数据 (sout, rout) 是 clocked 输出 在
这 rising 边缘 的 bclk. 看 图示 17.
在 st-总线 运作, 连接 这 系统 C4
(4.096mhz) 时钟 至 这 c4i 管脚.
主控 时钟 (mclk)
一个 名义上的 20mhz 主控 时钟 (mclk) 是 必需的
为 执行 的 这 mt9122 algorithms. 这 mclk
输入 将 是 异步的 和 这 8khz 框架. 如果
仅有的 一个 频道 运作 是 必需的, (echo
canceller 一个 仅有的) 这 mclk 能 是 作 低 作
9.6mhz.
Microport
这 串行 microport 提供 进入 至 所有 mt9122
内部的 读 和 写 寄存器 和 它 是 使能
当 config1 和 config2 管脚 是 两个都 设置 至
逻辑 0. 这个 microport 是 兼容 和 intel mcs-
51 (模式 0), motorola spi (cpol=0, cpha=0), 和
国家的 半导体 microwire specifications.
这 microport 组成 的 一个 transmit/receive 数据 管脚
(data1), 一个 receive 数据 管脚 (data2), 一个 碎片 选择
管脚 (
cs) 和 一个 同步的 数据 时钟 管脚 (sclk).
这 mt9122 automatically adjusts 它的 内部的 定时
和 管脚 configuration 至 遵从 至 intel 或者 motorola/
国家的 (所需的)东西. 这 microport dynamically
senses 这 状态 的 这 sclk 管脚 各自 时间
cs 管脚
变为 起作用的 (i.e. 高 至 低 转变). 如果 sclk
管脚 是 高 在 cs 触发, 然后 intel 模式 0
定时 是 assumed. 在 这个 情况 data1 管脚 是 defined
作 一个 bi-directional (transmit/receive) 串行 端口 和
data2 是 内部 disconnected. 如果 sclk 是 低
cs 触发, 然后 motorola/国家的 定时
是 assumed 和 data1 是 defined 作 这 数据
transmit 管脚 当 data2 变为 这 数据 receive
管脚. 这 mt9122 支持 motorola half-duplex
处理器 模式 (cpol=0 和 cpha=0). 这个
意思 那 在 一个 写 至 这 mt9122, 用 这
motorola 处理器, 输出 数据 从 这 data1 管脚
必须 是 ignored. 这个 也 意思 那 输入 数据 在
这 data2 管脚 是 ignored 用 这 mt9122 在 一个
有效的 读 用 这 motorola 处理器.
所有 数据 transfers 通过 这 microport 是 二 字节
长. 这个 需要 这 传递 的 一个 command/
地址 字节 followed 用 这 数据 字节 至 是 写
或者 读 从 这 addressed 寄存器. CS 必须 仍然是
低 为 这 持续时间 的 这个 二-字节 转移. 作
显示 在 计算数量 10 和 11, 这 下落 边缘 的 CS
indicates 至 这 mt9122 那 一个 microport 转移 是
关于 至 begin. 这 first 8 时钟 循环 的 sclk 之后
这 下落 边缘 的 CS 是 总是 使用 至 receive 这
command/地址 字节 从 这 微控制器.
这 command/地址 字节 包含 信息
detailing whether 这 第二 字节 转移 将 是 一个
读 或者 一个 写 运作 和 在 what 地址. 这
next 8 时钟 循环 是 使用 至 转移 这 数据 字节
在 这 mt9122 和 这 微控制器. 在 这
终止 的 这 二-字节 转移, CS 是 brought 高 又一次
至 terminate 这 session. 这 rising 边缘 的 CS
触发-状态 这 data1 管脚. 这 data1 管脚 将 仍然是 触发-
陈述 作 长 作 CS 是 高.
intel processors utilize least significant 位 (lsb)
first 传递 当 motorola/国家的 processors
使用 大多数 significant 位 (msb) first 传递.
这 mt9122 microport automatically accommodates
这些 二 schemes 为 正常的 数据 字节. 不管怎样,
至 确保 timely 解码 的 这 r/
w 和 地址
信息, 这 command/地址 字节 是 defined
differently 为 intel 和 motorola/国家的 行动.
谈及 至 这 相关的 定时 图解 的 计算数量 10
和 11.
receive 数据 是 抽样 在 这 rising 边缘 的 sclk
当 transmit 数据 是 clocked 输出 在 这 下落 边缘
的 sclk. 详细地 microport 定时 是 显示 在
图示 19 和 图示 20.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com