mx93000 mx93000
17
寄存器 5 :
地址 位 A2 A1 A0
数据 1 0 1
数据 位 D7 D6 D5 D4 D3 D2 D1 D0
电源-在 0 0 0 0 0 0 0 0
描述
ALC
(alc) d(1) = 1 : alc 循环 增益 attenuate 6db
d(1) = 0 : alc 循环 增益 attenuate 0db
寄存器 6 :
地址 位 A2 A1 A0
数据 1 1 0
@@ 保留 为 内部的 使用
数据 位 D7 D6 D5 D4 D3 D2 D1 D0
电源-在 0 0 0 0 0 0 0 0
描述
@@ 保留 为 future 使用
数据 位 D7 D6 D5 D4 D3 D2 D1 D0
电源-在 0 0 0 0 0 0 0 0
描述 读
寄存器 地址
寄存器 7 :
地址 位 A2 A1 A0
数据 1 1 1
(读) d(3) = 1 : 读 数据 从 寄存器 0-6
= 0 : 写 数据 至 寄存器 0-7
(寄存器 地址) d(2-0) :
1.当 读 = 1, 读 将 是 cleared automatically.
2.当 读 = 1, next 向上/dsp sden\ 信号 起作用的 低, codec 将 改变 codec sdata 接口 在
输出 和 下列的 这 last 时间 寄存器 地址 至 输出 这 内容 的 寄存器.
便条 1. :当 使用 swk 或者 swh, 这 path 在 aux 和 swa 将 disconnect. oppositely, 如果 使用 这 path
在 aux 和 swa, 然后 swk 和 swh 将 是 invalid.