首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:515171
 
资料名称:NG80960JA-16
 
文件大小: 1550.99K
   
说明
 
介绍:
EMBEDDED 32-BIT MICROPROCESSOR
 
 


: 点此下载
  浏览型号NG80960JA-16的Datasheet PDF文件第15页
15
浏览型号NG80960JA-16的Datasheet PDF文件第16页
16
浏览型号NG80960JA-16的Datasheet PDF文件第17页
17
浏览型号NG80960JA-16的Datasheet PDF文件第18页
18

19
浏览型号NG80960JA-16的Datasheet PDF文件第20页
20
浏览型号NG80960JA-16的Datasheet PDF文件第21页
21
浏览型号NG80960JA-16的Datasheet PDF文件第22页
22
浏览型号NG80960JA-16的Datasheet PDF文件第23页
23
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
进步 信息 数据手册
19
80960ja/jf/jd/jt 3.3 v 微处理器
BLAST
O
r(1)
h(z)
p(1)
burst last
indicates 这 last 转移 在 一个 总线 进入. blast
是 asserted 在 这
last 数据 转移 的 burst 和 非-burst accesses. blast
仍然是 起作用的 作 长 作
wait states 是 inserted 通过 这 rdyrcv
管脚. blast变为 inactive 之后 这 最终
数据 转移 在 一个 总线 循环.
0 = last 数据 转移
1 = 不 last 数据 转移
RDYRCV
I
s(l)
准备好/recover
indicates 那 数据 在 ad 线条 能 是 抽样 或者 移除. 如果
RDYRCV
是 不 asserted 在 一个 t
d
循环, 这 t
d
循环 是 扩展 至 这 next 循环
用 inserting 一个 wait 状态 (t
w
).
0 = 样本 数据
1 = don’t 样本 数据
这 rdyrcv
管脚 有 另一 函数 在 这 恢复 (t
r
) 状态. 这 处理器
持续 至 insert 额外的 恢复 states 直到 它 样本 这 管脚 高. 这个
函数 给 慢 外部 设备 更多 时间 至 float 它们的 缓存区 在之前 这
处理器 begins 至 驱动 地址 又一次.
0 = insert wait states
1 = 恢复 完全
/
ONCE
i/o
s(l)
r(h)
h(z)
p(1)
总线 锁
indicates 那 一个 atomic 读-modify-写 运作 是 在 progress. 这
输出 是 asserted 在 这 第一 时钟 的 一个 atomic 运作 和 deasserted 在
这 last 数据 转移 的 这 sequence. 这 处理器 做 不 grant holda 当 它
是 asserting 锁
. 这个 阻止 外部 agents 从 accessing 记忆 involved
在 semaphore 行动.
0 = atomic 读-modify-写 在 progress
1 = atomic 读-modify-写 不 在 progress
once 模式:
这 处理器 样本 这 once
输入 在 重置. 如果 它 是 asserted
低 在 这 终止 的 重置, 这 处理器 enters once 模式. 在 once 模式, 这
处理器 stops 所有 clocks 和 floats 所有 输出 管脚. 这 管脚 有 一个 弱 内部的
pullup 这个 是 起作用的 在 重置 至 确保 正常的 运作 当 这 管脚 是 left
unconnected.
0 = once 模式 使能
1 = once 模式 不 使能
支撑
I
s(l)
支撑
: 一个 要求 从 一个 外部 总线 主控 至 acquire 这 总线. 当 这
处理器 receives 支撑 和 grants 总线 控制 至 另一 主控, 它 asserts
holda, floats 这 地址/数据 和 控制 线条 和 enters 这 t
h
状态. 当
支撑 是 deasserted, 这 处理器 deasserts holda 和 enters 也 这 t
i
或者
T
一个
状态, resuming 控制 的 这 地址/数据 和 控制 线条.
0 = 非 支撑 要求
1 = 支撑 要求
HOLDA
O
r(q)
h(1)
p(q)
支撑 acknowledge
indicates 至 一个 外部 总线 主控 那 这 处理器 有
relinquished 控制 的 这 总线. 这 处理器 能 grant 支撑 requests 和 enter
这 t
h
状态 在 重置 和 当 halted 作 好 作 在 regular 运作.
0 = 支撑 不 acknowledged
1 = 支撑 acknowledged
BSTAT
O
r(0)
h(q)
p(0)
总线 状态
indicates 那 这 处理器 将 soon stall 除非 它 有 sufficient
进入 至 这 总线; 看
i960
®
jx 微处理器 developer’s 手工的
(272483).
arbitration 逻辑 能 examine 这个 信号 至 决定 当 一个 外部 总线 主控
应当 acquire/relinquish 这 总线.
0 = 非 潜在的 stall
1 = 潜在的 stall
Table3.
管脚 描述 — 外部 总线 信号 (薄板 3 的 3)
名字 类型 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com