首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:537858
 
资料名称:P80C552EBA
 
文件大小: 185.41K
   
说明
 
介绍:
Single-chip 8-bit microcontroller
 
 


: 点此下载
  浏览型号P80C552EBA的Datasheet PDF文件第9页
9
浏览型号P80C552EBA的Datasheet PDF文件第10页
10
浏览型号P80C552EBA的Datasheet PDF文件第11页
11
浏览型号P80C552EBA的Datasheet PDF文件第12页
12

13
浏览型号P80C552EBA的Datasheet PDF文件第14页
14
浏览型号P80C552EBA的Datasheet PDF文件第15页
15
浏览型号P80C552EBA的Datasheet PDF文件第16页
16
浏览型号P80C552EBA的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
80c552/83c552
单独的-碎片 8-位 微控制器
1998 8月 13
13
交流 电的 特性
1,
2
16 mhz 版本
16mhz 时钟 能变的 时钟
标识 图示 参数 最小值 最大值 最小值 最大值 单位
1/t
CLCL
2 振荡器 频率 3.5 16 MHz
t
LHLL
2 ale 脉冲波 宽度 85 2t
CLCL
–40 ns
t
AVLL
2 地址 有效的 至 ale 低 8 t
CLCL
–55 ns
t
LLAX
2 地址 支撑 之后 ale 低 28 t
CLCL
–35 ns
t
LLIV
2 ale 低 至 有效的 操作指南 在 150 4t
CLCL
–100 ns
t
LLPL
2 ale 低 至 psen 23 t
CLCL
–40 ns
t
PLPH
2 PSEN脉冲波 宽度 143 3t
CLCL
–45 ns
t
PLIV
2 PSEN低 至 有效的 操作指南 在 83 3t
CLCL
–105 ns
t
PXIX
2 输入 操作指南 支撑 之后 psen 0 0 ns
t
PXIZ
2 输入 操作指南 float 之后 psen 38 t
CLCL
–25 ns
t
AVIV
2 地址 至 有效的 操作指南 在 208 5t
CLCL
–105 ns
t
PLAZ
2 PSEN低 至 地址 float 10 10 ns
数据 记忆
t
RLRH
3 RD脉冲波 宽度 275 6t
CLCL
–100 ns
t
WLWH
4 WR脉冲波 宽度 275 6t
CLCL
–100 ns
t
RLDV
3 RD低 至 有效的 数据 在 148 5t
CLCL
–165 ns
t
RHDX
3 数据 支撑 之后 rd 0 0 ns
t
RHDZ
3 数据 float 之后 rd 55 2t
CLCL
–70 ns
t
LLDV
3 ale 低 至 有效的 数据 在 350 8t
CLCL
–150 ns
t
AVDV
3 地址 至 有效的 数据 在 398 9t
CLCL
–165 ns
t
LLWL
3, 4 ale 低 至 rd或者 wr 138 238 3t
CLCL
–50 3t
CLCL
+50 ns
t
AVWL
3, 4 地址 有效的 至 wr低 或者 rd 120 4t
CLCL
–130 ns
t
QVWX
4 数据 有效的 至 wr转变 3 t
CLCL
–60 ns
t
DW
4 数据 在之前 wr 288 7t
CLCL
–150 ns
t
WHQX
4 数据 支撑 之后 wr 13 t
CLCL
–50 ns
t
RLAZ
3 RD低 至 地址 float 0 0 ns
t
WHLH
3, 4 RD或者 wr高 至 ale 高 23 103 t
CLCL
–40 t
CLCL
+40 ns
外部 时钟
t
CHCX
5 高 时间
4
20 20 ns
t
CLCX
5 低 时间
4
20 20 ns
t
CLCH
5 上升 时间
4
20 20 ns
t
CHCL
5 下降 时间
4
20 20 ns
串行 定时 – 变换 寄存器 模式
4
(测试 情况: t
amb
= 0
°
c 至 +70
°
c; v
SS
= 0v; 加载 电容 = 80pf)
t
XLXL
6 串行 端口 时钟 循环 时间 0.75 12t
CLCL
µ
s
t
QVXH
6 输出 数据 建制 至 时钟 rising 边缘 492 10t
CLCL
–133 ns
t
XHQX
6 输出 数据 支撑 之后 时钟 rising 边缘 8 2t
CLCL
–117 ns
t
XHDX
6 输入 数据 支撑 之后 时钟 rising 边缘 0 0 ns
t
XHDV
6 时钟 rising 边缘 至 输入 数据 有效的 492 10t
CLCL
–133 ns
注释:
1. 参数 是 有效的 在 运行 温度 范围 除非 否则 指定.
2. 加载 电容 为 端口 0, ale, 和 psen
= 100pf, 加载 电容 为 所有 其它 输出 = 80pf.
3. t
CLCL
= 1/f
OSC
= 一个 振荡器 时钟 时期.
t
CLCL
= 83.3ns 在 f
OSC
= 12mhz.
t
CLCL
= 62.5ns 在 f
OSC
= 16mhz.
4. 这些 值 是 典型 但是 不 100% 生产 测试.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com