飞利浦 半导体 产品 规格
80c552/83c552
单独的-碎片 8-位 微控制器
1998 8月 13
15
交流 电的 特性
(持续)
标识 参数 输入 输出
I
2
c 接口 (谈及 至 图示 9)
t
hd;sta
开始 情况 支撑 时间
≥
14 t
CLCL
> 4.0
µ
s
1
t
低
scl 低 时间
≥
16 t
CLCL
> 4.7
µ
s
1
t
高
scl 高 时间
≥
14 t
CLCL
> 4.0
µ
s
1
t
RC
scl 上升 时间
≤
1
µ
s –
2
t
FC
scl 下降 时间
≤
0.3
µ
s < 0.3
µ
s
3
t
su;dat1
数据 设置-向上 时间
≥
250ns > 20 t
CLCL
– t
RD
t
su;dat2
sda 设置-向上 时间 (在之前 rep. 开始 cond.)
≥
250ns > 1
µ
s
1
t
su;dat3
sda 设置-向上 时间 (在之前 停止 cond.)
≥
250ns > 8 t
CLCL
t
hd;dat
数据 支撑 时间
≥
0ns > 8 t
CLCL
– t
FC
t
su;sta
重复的 开始 设置-向上 时间
≥
14 t
CLCL
> 4.7
µ
s
1
t
su;sto
停止 情况 设置-向上 时间
≥
14 t
CLCL
> 4.0
µ
s
1
t
BUF
总线 自由 时间
≥
14 t
CLCL
> 4.7
µ
s
1
t
RD
sda 上升 时间
≤
1
µ
s –
2
t
FD
sda 下降 时间
≤
0.3
µ
s < 0.3
µ
s
3
注释:
1. 在 100 kbit/s. 在 其它 位 比率 这个 值 是 inversely 均衡的 至 这 位-比率 的 100 kbit/s.
2. 决定 用 这 外部 总线-线条 电容 和 这 外部 总线-线条 拉-电阻, 这个 必须 是 < 1
µ
s.
3. 尖刺 在 这 sda 和 scl 线条 和 一个 持续时间 的 较少 比 3 t
CLCL
将 是 filtered 输出. 最大 电容 在 总线-线条 sda 和
scl = 400pf.
4. t
CLCL
= 1/f
OSC
= 一个 振荡器 时钟 时期 在 管脚 xtal1. 为 62ns, 42ns, 33.3ns < t
CLCL
< 285ns (16mhz, 24mhz, 30mhz > f
OSC
>
1.2mhz) 这 si01 接口 满足 这 i
2
c-总线 规格 为 位-比率 向上 至 100 kbit/s.