首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:545598
 
资料名称:PERICOMPI7C8150
 
文件大小: 904.12K
   
说明
 
介绍:
2-Port PCI-to-PCI Bridge
 
 


: 点此下载
  浏览型号PERICOMPI7C8150的Datasheet PDF文件第11页
11
浏览型号PERICOMPI7C8150的Datasheet PDF文件第12页
12
浏览型号PERICOMPI7C8150的Datasheet PDF文件第13页
13
浏览型号PERICOMPI7C8150的Datasheet PDF文件第14页
14

15
浏览型号PERICOMPI7C8150的Datasheet PDF文件第16页
16
浏览型号PERICOMPI7C8150的Datasheet PDF文件第17页
17
浏览型号PERICOMPI7C8150的Datasheet PDF文件第18页
18
浏览型号PERICOMPI7C8150的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
PI7C8150
2-端口 pci-至-pci 桥
进步 信息
5
8月 22, 2002 – 修订 1.02
名字 管脚 # 类型 描述
s_perr_l 171 STS
secondary parity 错误 (起作用的 低):
Asserted
当 一个 数据 parity 错误 是 发现 为 数据 received 在
这 secondary 接口. 在之前 正在 触发-陈述, 它 是
驱动 至 一个 de-asserted 状态 为 一个 循环.
s_serr_l 169 I
secondary 系统 错误 (起作用的 低):
能 是
驱动 低 用 任何 设备 至 表明 一个 系统 错误
情况.
s_req_l[8:0] 9, 8, 7, 6, 5, 4, 3,
2, 207
I
secondary 要求 (起作用的 低):
这个 是 asserted 用
一个 外部 设备 至 表明 那 它 wants 至 开始 一个
transaction 在 这 secondary 总线. 这 输入 是 externally
牵引的 向上 通过 一个 电阻 至 vdd.
s_gnt_l[8:0] 19, 18, 17, 16, 15,
14, 13, 11, 10
TS
secondary grant (起作用的 低):
pi7c8150 asserts 这个
管脚 至 进入 这 secondary 总线. pi7c8150 de-asserts
这个 管脚 为 在 least 2 pci 时钟 循环 在之前 asserting 它
又一次. 在 空闲 和 s_gnt_l asserted, pi7c8150
将 驱动 s_ad, s_cbe, 和 s_par.
s_重置_l 22 O
secondary 重置 (起作用的 低):
asserted 当 任何
的 这 下列的 情况 是 符合:
1.
信号 p_重置_l 是 asserted.
2.
secondary 重置 位 在 桥 控制 寄存器 在
配置 空间 是 设置.
当 asserted, 所有 控制 信号 是 触发-陈述 和
zeroes 是 驱动 在 s_ad, s_cbe, 和 s_par.
s_m66en 153 i/od
secondary 接口 66mhz 运作:
这个 输入 是
使用 至 具体说明 如果 pi7c8150 是 运动 在 66mhz 在 这
secondary 一侧. 当 高, 这 secondary 总线 将
run 在 66mhz. 当 低, 这 secondary 总线 将
仅有的 run 在 33mhz.
如果 p_m66en 是 牵引的 低, 这 s_m66en 是 驱动
也 驱动 低.
s_cfn_l 23 I
secondary 总线 central 函数 控制 管脚:
系 低, 它 使能 这 内部的 arbiter. 当 系
高, 一个 外部 arbiter 必须 是 使用. s_req_l[0] 是
reconfigured 至 是 这 secondary 总线 grant 输入, 和
s_gnt_l[0] 是 reconfigured 至 是 这 secondary 总线
要求 输出.
2.2.3
时钟 信号
名字 管脚 # 类型 描述
p_clk 45 I
primary 时钟 输入:
提供 定时 为 所有
transactions 在 这 primary 接口.
s_clkin 21 I
secondary 时钟 输入:
提供 定时 为 所有
transactions 在 这 secondary 接口.
s_clkout[9:0] 42, 41, 39, 38, 36,
35, 33, 32, 30, 29
O
secondary 时钟 输出:
提供 secondary clocks
阶段 同步的 和 这 p_clk.
当 这些 clocks 是 使用, 一个 的 这 时钟 输出
必须 是 喂养 后面的 至 s_clkin. unused 输出 将 是
无能 用:
1. writing 这 secondary 时钟 使不能运转 位 在 这
配置 空间
2. 使用 这 串行 使不能运转 掩饰 使用 这 gpio 管脚 和
msk_在
3. terminating 它们 用电气.
2.2.4
miscellaneous 信号
名字 管脚 # 类型 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com