首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:545598
 
资料名称:PERICOMPI7C8150
 
文件大小: 904.12K
   
说明
 
介绍:
2-Port PCI-to-PCI Bridge
 
 


: 点此下载
  浏览型号PERICOMPI7C8150的Datasheet PDF文件第43页
43
浏览型号PERICOMPI7C8150的Datasheet PDF文件第44页
44
浏览型号PERICOMPI7C8150的Datasheet PDF文件第45页
45
浏览型号PERICOMPI7C8150的Datasheet PDF文件第46页
46

47
浏览型号PERICOMPI7C8150的Datasheet PDF文件第48页
48
浏览型号PERICOMPI7C8150的Datasheet PDF文件第49页
49
浏览型号PERICOMPI7C8150的Datasheet PDF文件第50页
50
浏览型号PERICOMPI7C8150的Datasheet PDF文件第51页
51
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
PI7C8150
2-端口 pci-至-pci 桥
进步 信息
37
8月 22, 2002 – 修订 1.02
便条:
这 superscript accompanying 一些 的 the 表格 entries 谈及 至 任何 适用
订货 rule 列表 在 这个 部分. 许多 entries 是 不 governed 用 这些 订货 rules;
因此, 这 implementation 能 choose whether 或者 不 这 transactions 通过 各自 其它.
这 entries 没有 superscripts 反映 这 pi7c8150’s implementation choices.
这 下列的 订货 rules describe 这 transaction relationships. 各自 订货 rule 是
followed 用 一个 explanation, 和 这 订货 rules 是 涉及 至 用 号码 在 表格 6–1.
这些 订货 rules 应用 至 posted 写 transactions, delayed 写 和 读 requests,
和 delayed 写 和 读 completion transactions 越过 pi7c8150 在 这 一样
方向. 便条 那 delayed completion transactions 交叉 pi7c8150 在 这 方向
opposite 那 的 这 相应的 delayed requests.
1. posted 写 transactions 必须 完全 在 这 目标 总线 在 这 顺序 在 这个 它们
是 received 在 这 initiator 总线. 这 subsequent posted 写 transaction 能 是 设置 一个
标记 那 覆盖 这 数据 在 这 第一 posted write transaction; 如果 这 第二 transaction 是
至 完全 在之前 这 第一 transaction,一个 设备 checking 这 标记 可以 subsequently
consume stale 数据.
2. 一个 delayed 读 要求 traveling 在 这 一样 方向 作 一个 先前 queued posted
写 transaction 必须 推 这 posted 写 数据 ahead 的 它. 这 posted 写 transaction
必须 完全 在 这 目标 总线 在之前 这 delayed 读 要求 能 是 attempted 在 这
目标 总线. 这 读 transaction 能 是 至 这一样 location 作 这 写 数据, 所以 如果 这 读
transaction 是 至 通过 这 写 transaction, 它 将 返回 stale 数据.
3. 一个 delayed 读 completion 必须 ‘‘pull’’ ahead 的 先前 queued posted 写 数据
traveling 在 这 一样 方向. 在 这个 情况, the 读 数据 是 traveling 在 这 一样 方向
作 这 写 数据, 和 这 initiator 的 这 读 transaction 是 在 这 一样 一侧 的 pi7c8150
作 这 目标 的 这 写 transaction. 这 posted 写 transaction 必须 完全 至 这
目标 在之前 这 读 数据 是 returned
至 这 initiator. 这 读 transaction 能 是 一个 读 至 一个 状态 寄存器 的 这 initiator 的
这 posted 写 数据 和 因此 应当 不 完全 直到 这 写 transaction 是
完全.
4. delayed 写 requests 不能 通过 先前 queued posted 写 数据. 为 posted
记忆 写 transactions, 这 delayed 写 transaction 能 设置 一个 标记 那 覆盖 这 数据
在 这 posted 写 transaction. 如果 这 delayed 写 要求 是 至 完全 在之前 这
早期 posted 写 transaction, 一个 设备 checking 这 标记 可以 subsequently consume
stale 数据.
5. posted 写 transactions 必须 是 给 opportunities 至 通过 delayed 读 和 写
requests 和 completions. 否则, deadlocks 将 出现 当 一些 bridges 这个
支持 delayed transactions 和 其它 bridges 这个 做 不 支持 delayed transactions
是 正在 使用 在 这 一样 系统. 一个 fairnessalgorithm 是 使用 至arbitrate 在 这
posted 写 queue 和 这 delayed transaction queue.
5.4
数据 同步
数据 同步 谈及 至 这 relationship 在 中断 signaling 和 数据
传送. 这 pci local 总线 规格, 修订 2.2, 提供 这 下列的 alternative
方法 为 同步 数据 和 中断:
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com