首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:545598
 
资料名称:PERICOMPI7C8150
 
文件大小: 904.12K
   
说明
 
介绍:
2-Port PCI-to-PCI Bridge
 
 


: 点此下载
  浏览型号PERICOMPI7C8150的Datasheet PDF文件第83页
83
浏览型号PERICOMPI7C8150的Datasheet PDF文件第84页
84
浏览型号PERICOMPI7C8150的Datasheet PDF文件第85页
85
浏览型号PERICOMPI7C8150的Datasheet PDF文件第86页
86

87
浏览型号PERICOMPI7C8150的Datasheet PDF文件第88页
88
浏览型号PERICOMPI7C8150的Datasheet PDF文件第89页
89
浏览型号PERICOMPI7C8150的Datasheet PDF文件第90页
90
浏览型号PERICOMPI7C8150的Datasheet PDF文件第91页
91
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
PI7C8150
2-端口 pci-至-pci 桥
进步 信息
77
8月 22, 2002 – 修订 1.02
11 时钟 7 使不能运转 r/w
如果 位 是 0, 然后 s_clkout [7] 是 使能.
如果 位 是 1, 然后 s_clkout [7] 是 无能 和 驱动 低.
12 时钟 8 使不能运转 r/w
如果 位 是 0, 然后 s_clkout [8] 是 使能.
如果 位 是 1, 然后 s_clkout [8] 是 无能 和 驱动 低.
13 时钟 9 使不能运转 r/w
如果 位 是 0, 然后 s_clkout [9] 是 使能.
如果 位 是 1, 然后 s_clkout [9] 是 无能 和 驱动 低.
15:14 保留 RO 保留. returns 00 当 读.
14.1.41
p_serr_l 状态 寄存器 – 补偿 68h
函数 类型 描述
16
地址 parity
错误
r/wc
1: 信号 p_serr_l 是 asserted 因为 一个 地址 parity 错误
是 发现 在 p 或者 s 总线.
重置 至 0
17
posted 写
数据 parity 错误
r/wc
1: 信号 p_serr_l 是 asserted 因为 一个 posted 写 数据 parity
错误 是 发现 在 这 目标 总线.
重置 至 0
18
posted 写
非-传送
r/wc
1: 信号 p_serr_l 是 asserted 因为 这 桥 是 unable 至
deliver 邮递 记忆 写 数据 至 这 目标 之后 2
24
attempts.
重置 至 0
19
目标 abort
在 posted
r/wc
1: 信号 p_serr_l 是 asserted 因为 这 桥 received 一个
目标 abort 当 传送 邮递 记忆 写 数据.
重置 至 0.
20
主控 abort
在 posted
r/wc
1: 信号 p_serr_l 是 asserted 因为 这 桥 received 一个
主控 abort 当 attempting 至 deliver 邮递 记忆 写 数据
重置 至 0.
21
delayed 写
非-传送
r/wc
1: 信号 p_serr_l 是 asserted 因为 这 桥 是 unable 至
deliver delayed 写 数据 之后 2
24
attempts.
重置 至 0
22
delayed 读 –
非 数据 从
目标
r/wc
1: 信号 p_serr_l 是 asserted 因为 这 桥 是 unable 至
读 任何 数据 从 这 目标 之后 2
24
attempts.
重置 至 0.
23
Delayed
Transaction
主控 timeout
r/wc
1: 信号 p_serr_l 是 asserted 因为 一个 主控 did 不 repeat 一个
读 或者 写 transaction 在之前 主控 timeout.
重置 至 0.
14.1.42
端口 选项 寄存器 – 补偿 74h
函数 类型 描述
0 保留 r/o 保留. returns 0 当 读. 重置 至 0.
1
primary memr
command alias
使能
r/w
控制 pi7c8150’s 发现 mechanism 为 相一致 记忆
读 retry 循环 从 这 initiator 在 这 primary 接口
0: 精确的 相一致 为 非-posted 记忆 写 retry 循环 从
initiator 在 这 primary 接口
1: alias memrl 或者 memrm 至 memr 为 记忆 读 retry
循环 从 这 initiator 在 这 primary 接口
重置 至 0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com