初步的
或者 注册. 这个 是 完全同样的 至 那 的 这流动 为 这 输出 cell.为 combinatorial 控制
运作 数据 是 routed 从 这 逻辑 排列 through 一个 多路调制器 至 这 三-状态 控制. 这
ioctrl 管脚 能 直接地 驱动 这 oe 和 clk信号 为 所有 i/o cells在里面 这 一样 bank.
为 注册 控制 运作, 这 排列 逻辑驱动 这 d 输入 的 the oe cell 寄存器 这个
在 转变 驱动 这 三-状态 控制 通过一个 多路调制器. 这 multiplexer 准许 也 一个
combinatorial 或者 一个 注册 信号 至是 驱动 至 这 三-状态 控制.
当 i/o 管脚 是 unused, 这 oe 控制 能 是permanently 无能, 准许 这 输出 cell
寄存器 至 是 使用 为 寄存器ed 反馈 在 这 逻辑 排列.
i/o cell 寄存器 是 控制 用 时钟, 时钟使能, 和 重置 信号, 这个 能 来到 从
这 regular routing resources, 从 一个 的 这 global 网络, 或者 从 二 ioctrl 输入 管脚
每 bank 的 i/o's. 这 clk 和 重置 信号 sh是 一般 线条, while 这 时钟 使能 为
各自 寄存器 能 是 independently 控制. i/o 接口 支持 是 可编程序的 在 一个 每
bank 基准. 这 二 大 eclipse-ii 设备 contain 第八 i/o banks.这 二 小 eclipse-ii
设备 包含 二 i/o banks 每 设备.
illustrates 这 i/o bank 配置.
各自 i/o bank 是 独立 的 其它 i/o banks 和 各自 i/o bank 有 它的 自己的 vccio 和
inref 供应 输入. 一个 mixture 的 不同的 i/ostandards 能 是 使用在 这 设备; 不管怎样,
那里 是 一个 限制 作 至 这个 i/o 标准s 能 是 supported 在里面 一个 给 bank. 仅有的
standards 那 share 一个 一般 vccio 和 inref 能 是 shared 在里面 这 一样 bank (e.g. pci
和 lvttl).
各自 i/o 有 可编程序的 回转 比率 capability—the回转 比率 能 是 either 快 或者 慢. 这
slower 比率 能 是 使用 至 reduce 这 切换 时间 的 各自 i/o.
embedded 内存 blocksPLL PLL
Fabric
embeded computational 单位
embedded 内存 blocksPLL PLL
vccio 0 inref 0
vccio 1 inref 1
vccio 2
inref 2
vccio 3
inref 3
inref 4vccio 4
inref 5
vccio 5
inref 6
vccio 6
inref 7
vccio 7